[发明专利]高速缓存存储器装置、高速缓存控制方法和微处理器系统有效
申请号: | 201210432095.5 | 申请日: | 2012-11-02 |
公开(公告)号: | CN103092773B | 公开(公告)日: | 2017-10-20 |
发明(设计)人: | 北原崇 | 申请(专利权)人: | 瑞萨电子株式会社 |
主分类号: | G06F12/0871 | 分类号: | G06F12/0871 |
代理公司: | 中国国际贸易促进委员会专利商标事务所11038 | 代理人: | 刘倜 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及高速缓存存储器装置、高速缓存控制方法、和微处理器系统。根据本发明的高速缓存存储器装置包括高速缓存存储器和高速缓存控制电路,高速缓存存储器对与提取地址相对应的指令代码进行高速缓存,并且,高速缓存控制电路控制指令代码高速缓存在高速缓存存储器中。高速缓存控制电路在提取地址指示到子例程中的分支时对与子例程相对应的指令代码进行高速缓存,并且,在要高速缓存的指令代码的数量超过预先设置的最大数量时禁用要高速缓存的指令代码。 | ||
搜索关键词: | 高速缓存 存储器 装置 控制 方法 微处理器 系统 | ||
【主权项】:
一种高速缓存存储器装置,包括:高速缓存存储器,该高速缓存存储器对与提取地址相对应的指令代码进行高速缓存;和高速缓存控制电路,该高速缓存控制电路控制所述指令代码高速缓存在所述高速缓存存储器中,其中所述高速缓存控制电路:在提取地址指示到子例程中的分支时,对与该子例程相对应的指令代码进行高速缓存,并且,在要高速缓存的指令代码的数量超过预先设置的最大数量时,禁用所述要高速缓存的指令代码,其中,所述预先设置的指令代码的最大数量是通过用自从CPU输出所述提取地址到存储器直到所述存储器输出所述指令代码的时钟数量除以CPU执行一个指令代码所需的时钟数量而获得的。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞萨电子株式会社,未经瑞萨电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210432095.5/,转载请声明来源钻瓜专利网。
- 上一篇:一种旋转伸缩式自动削铅铅笔
- 下一篇:一种3D打印方法