[发明专利]基于GPU架构的QC-LDPC码的加速译码方法有效
申请号: | 201210330765.2 | 申请日: | 2012-09-07 |
公开(公告)号: | CN102932003A | 公开(公告)日: | 2013-02-13 |
发明(设计)人: | 王帆;杨艺宾;俞晖;黄正勇 | 申请(专利权)人: | 上海交通大学 |
主分类号: | H03M13/11 | 分类号: | H03M13/11 |
代理公司: | 上海汉声知识产权代理有限公司 31236 | 代理人: | 郭国中 |
地址: | 200240 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供基于GPU架构的QC-LDPC码的加速译码方法,包括:CPU作为控制器,利用输入码的母矩阵,计算输入码的码字信息,并将码字信息放入GPU的常数存储器,并在完成所有初始化过程后,发起运行GPU核函数的命令;合理地配置GPU的各项参数,在每一个GPU并行线程块中实现整个译码系统,通过线程间合作完成基于分层修正最小和算法的LDPC译码。本发明针对QC结构LDPC码字的特点,实现了不同码率的QC-LDPC码在不同的GPU平台下通用的加速译码;并提供了LDPC译码器在GPU上的并行化实现和优化,能在GPU上独立并行地运行很多个LDPC译码器。译码效率大幅度提高,能非常有效的应用在仿真和实时译码系统中。 | ||
搜索关键词: | 基于 gpu 架构 qc ldpc 加速 译码 方法 | ||
【主权项】:
一种基于GPU架构的QC‑LDPC码的加速译码方法,其特征在于,包括如下步骤:步骤A:CPU作为控制器,利用输入码的母矩阵,计算输入码的码字信息,并将码字信息放入GPU的常数存储器,并在完成所有初始化过程后,发起运行GPU核函数的命令;步骤B:合理地配置GPU的各项参数,在每一个线程块中实现整个译码系统,通过线程间合作完成基于分层修正最小和算法的LDPC译码。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海交通大学,未经上海交通大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210330765.2/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类