专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果431个,建议您升级VIP下载更多相关专利
  • [发明专利]一种Turbo码交织器的产生方法-CN201810865724.0有效
  • 张旭明 - 钜泉光电科技(上海)股份有限公司
  • 2018-08-01 - 2023-10-27 - H03M13/29
  • 本发明提供了一种Turbo码交织器的产生方法,包括输入N和M,以及设定L,并满足L=NM,设置Dmin和Smin,随机生成S(x),S(x)满足D大于或等于Dmin的约束,当S大于或等于Smin时,计算距离谱;当S小于Smin时,继续执行上述步骤,直到计算出距离谱,根据距离谱判断交织器的性能是否符合规定标准,当交织器的性能符合规定标准时,执行PER模拟,当交织器的性能不符合规定标准时,重新设置新的Dmin和Smin继续执行上述步骤,判断PER模拟的结果是否符合规定要求,当PER模拟的结果符合规定要求时,生成S(x),当PER模拟的结果不符合规定要求时,重新设置新的Dmin和Smin继续执行上诉步骤。其技术方案的有益效果在于,能够有效降低最终纠错后的误码率,提升误码性能。
  • 一种turbo交织产生方法
  • [发明专利]译码方法及装置、设备、存储介质-CN202010519599.5有效
  • 刘君 - OPPO广东移动通信有限公司
  • 2020-06-09 - 2023-09-22 - H03M13/29
  • 本申请实施例公开了译码方法及装置、设备、存储介质,其中,所述方法包括:响应于执行第i次迭代译码,确定变量节点的状态信息;其中,i为大于0的整数;对每一所述变量节点的状态信息进行判决译码,得到第一译码结果;在所述第一译码结果校验通过的情况下,更新每一所述变量节点的状态信息,从而再次进行判决译码,得到第二译码结果;比较所述第一译码结果与所述第二译码结果,以确定译码是否成功。
  • 译码方法装置设备存储介质
  • [发明专利]删余Turbo码交织映射关系的确定方法及装置-CN202310843344.8有效
  • 杨刚 - 北京谷数科技股份有限公司
  • 2023-07-11 - 2023-09-19 - H03M13/29
  • 本发明提供一种删余Turbo码交织映射关系的确定方法及装置,涉及通信编码技术领域,先基于删余Turbo码的编码数据,确定其对应的多项式矩阵、删余模式和分路数据,进而构建删余Turbo码的第一多项式约束关系,并获取满足第一多项式约束关系的各第一目标多项式,按幂级数形式展开得到各第二目标多项式,进而结合第一多项式约束关系,确定与删余Turbo码的交织映射关系相关的第二多项式约束关系,再将各候选交织映射关系代入第二多项式约束关系中进行验证,确定候选交织映射关系满足第二多项式约束关系的次数大于第一阈值的目标交织映射关系,作为删余Turbo码的交织映射关系,通过正面求取交织映射关系,扩大了适用范围。
  • turbo交织映射关系确定方法装置
  • [发明专利]量子纠错-CN202180077316.9在审
  • M·J·布雷姆内;S·德维特;A·肖 - 悉尼科技大学
  • 2021-09-30 - 2023-09-08 - H03M13/29
  • 本公开涉及一种量子处理器,该量子处理器包括数字量子比特的多个补丁和数字量子比特的量子总线。该量子总线被配置成连接数字量子比特的多个补丁并且传输构成数字量子比特的补丁之间的长程相互作用的量子信息。该量子处理器通过对由总线连接的补丁中的每一个进行的第一纠错方法控制,以将数字量子比特中的相对高的误差率降低到每个补丁的相对低的误差率,并且通过对多个补丁进行的第二纠错方法控制以纠正相对低的误差率。可以增加补丁的数量以增加第二方法的距离,并且因此降低最终误差率。由于量子总线,这些补丁可以布置成使得在它们之间存在用于控制电路系统的足够空间。
  • 量子纠错
  • [发明专利]基于概率计算的TPC迭代译码方法及译码器-CN202210086064.2有效
  • 韩凯宁;张颖;谭鸿浩;沈国栋;胡剑浩 - 电子科技大学
  • 2022-01-25 - 2023-09-08 - H03M13/29
  • 本发明公开了基于概率计算的TPC迭代译码方法及译码器,涉及无线通信领域,其技术方案要点是:将对数似然比矩阵与外信息融合,将随机比特流和随机生成的随机数进行比较判断;对初步硬判决行译码结果、初步硬判决列译码结果分别进行BCH码字自校验、扩展位奇偶校验以及欧氏距离校验后得到初步行校验信息、初步列校验信息;依据标志位分布情况对初步行校验信息、初步列校验信息融合检验更新后得到行融合校验信息和列融合校验信息;迭代处理。本发明利用概率计算和外信息更新策略,能够将复杂的测试图样生成用简单的随机计算方法实现,实现了完整的TPC迭代译码,结构简单,易于实现,极大的降低了硬件实现复杂度,提高了硬件效率。
  • 基于概率计算tpc译码方法译码器
  • [发明专利]一种北斗三号通信基带可变信息率的turbo译码方法-CN202310835298.7有效
  • 林仁杰;张勇鹏;余之喜 - 福建福大北斗通信科技有限公司
  • 2023-07-10 - 2023-09-08 - H03M13/29
  • 本发明属于通信基带技术领域,特别涉及一种北斗三号通信基带可变信息率的turbo译码方法,所述turbo译码方法具体步骤如下;首先,读计数置初始值cnt=0,从cnt=0的地址中读出max_read和max_go的参数;读RAM地址初始值置为addr_rd_ram=0,码片信息X、A、B都置为0等;本发明译码方法主要由输入原始数据RAM缓存、信息位X获取器、校验位A获取器、校验位B获取器、读取跳转表ROM、加法器、Delta度量结果、RAM缓存共同协作从而实现turbo译码方法,即建立读取跳转表,再通过读取跳转表对输入原始数据RAM缓存的读地址进行读取和跳转,则可以实现不同信息速率下的Delta度量方法共用一套译码器资源的优点,大大降低了北斗三号通信基带的资源利用率、芯片面积以及功耗。
  • 一种北斗三号通信基带可变信息率turbo译码方法
  • [发明专利]一种基于双滑窗策略的Braided自正交码译码方法-CN202310519820.0在审
  • 朱敏;李梦娇;白宝明 - 西安电子科技大学
  • 2023-05-09 - 2023-09-05 - H03M13/29
  • 本发明公开了一种基于双滑窗策略的Braided自正交码译码方法,包括:当接收到w个连续时刻对应的w个码字块时,将w个码字块放入当前译码窗口,将w个码字块中的第1个码字块作为当前目标码字块,对w个码字块的信息初始化;w个连续时刻为t时刻至t+w‑1时刻;w个码字块为码字块t至码字块t+w‑1;根据w个码字块的初始化的信息和当前译码窗口,对当前目标码字块译码,并在译码结束后接收t+w时刻对应的码字块t+w,并确定出下一个译码窗口和下一个目标码字块,对码字块t+w的信息进行初始化;根据码字块t+w的初始化的信息和下一个译码窗口,对下一个目标码字块译码,如此滑窗译码,直至对接收的最后一个码字块译码结束。
  • 一种基于双滑窗策略braided正交译码方法
  • [发明专利]基于连续帧的3/4码率的编、译码方法、装置及系统-CN202010500787.3有效
  • 杨郭龙 - 北京润科通用技术有限公司
  • 2020-06-04 - 2023-09-05 - H03M13/29
  • 本发明提供了一种基于连续帧的3/4码率的编、译码方法、装置及系统,在编码端,将1/2码率的卷积编码后得到的第一编码数据缓存到第一队列中,通过控制第一队列的读写速率,使对第一队列中的第一编码数据进行并串转换时读写同步,并将并串转换后得到的第二编码数据缓存到第二队列中,通过控制第二队列的读写速率,使对第二队列中的第二编码数据进行打孔删除和串并转换时读写同步,完成3/4码率的卷积编码,保证在编码端可以对连续不断的数据进行3/4码率的卷积编译时,避免由于写速率过快导致数据编码中断,并避免由于读速率过快导致数据错位或溢出的问题,提高编码效率。
  • 基于连续译码方法装置系统
  • [发明专利]发送设备和接收设备-CN202011130746.6有效
  • 金庆中;明世澔;郑鸿实 - 三星电子株式会社
  • 2016-03-02 - 2023-09-01 - H03M13/29
  • 提供了一种发送设备和接收设备。所述发送设备包括:外部编码器,被配置为对输入比特进行编码以产生经过外部编码的比特,其中,经过外部编码的比特包括输入比特和奇偶校验比特;零填充器,被配置为构建包括经过外部编码的比特和零比特的低密度奇偶校验(LDPC)信息比特;LDPC编码器,被配置为对LDPC信息比特进行编码,其中,LDPC信息比特被划分为多个比特组,其中,零填充器基于预定缩减模式将零比特填充到所述多个比特组中的至少一些比特组以构建LDPC信息比特,其中,所述多个比特组中的每一个比特组由相同数量的比特形成,其中,所述预定缩减模式规定所述多个比特组中的所述一些比特组未被顺序地布置在LDPC信息比特中。
  • 发送设备接收
  • [发明专利]发送方法和接收方法-CN202011130638.9有效
  • 金庆中;明世澔;郑鸿实 - 三星电子株式会社
  • 2016-03-02 - 2023-08-29 - H03M13/29
  • 提供了一种发送方法和接收方法。一种发送器包括:外部编码器,被配置为对输入比特进行编码以产生经过外部编码的比特,其中,经过外部编码的比特包括输入比特和奇偶校验比特;零填充器,被配置为构建包括经过外部编码的比特和零比特的低密度奇偶校验(LDPC)信息比特;LDPC编码器,被配置为对LDPC信息比特进行编码,其中,LDPC信息比特被划分为多个比特组,其中,零填充器基于预定缩减模式将零比特填充到所述多个比特组中的至少一些比特组以构建LDPC信息比特,其中,所述多个比特组中的每一个比特组由相同数量的比特形成,其中,所述预定缩减模式规定所述多个比特组中的所述一些比特组未被顺序地布置在LDPC信息比特中。
  • 发送方法接收
  • [发明专利]电子设备、芯片、系统总线、译码模块、译码器及方法-CN202010244657.8有效
  • 马健 - OPPO广东移动通信有限公司
  • 2020-03-31 - 2023-08-11 - H03M13/29
  • 本申请实施例提供一种电子设备、芯片、系统总线、译码模块、译码器及译码方法,译码器可获取预设指令,预设指令的地址段具有起始地址和结束地址,起始地址和所述结束地址具有相同的地址宽度;译码器被配置的比较算法用于从起始地址的低位和结束地址的低位开始,比较起始地址的比特位和结束地址的比特位,直到起始地址的第一预设比特位和结束地址的第二预设比特位同或为真;译码器的多个比较器用于从起始地址的第一预设比特位和结束地址的第二预设比特位开始,逐个比较起始地址的比特位和结束地址的比特位,直到起始地址的高位和结束地址的高位比较完成。本申请实施例节省译码器在译码过程中通过电路比较地址的资源。
  • 电子设备芯片系统总线译码模块译码器方法
  • [发明专利]一种基于汉明码并行TPC编码方法-CN202010084985.6有效
  • 周敬权;范道松;郝筱鲲 - 成都烨软科技有限公司
  • 2020-02-10 - 2023-08-04 - H03M13/29
  • 本发明公开了一种应用于通信领域信道编码中TPC编码的一种设计方法,信道编码在数据传输中可以检测错误和纠正错误,通过并行TPC编码将编码时间大大缩短,提升编码处理速度。根据不同的数据量选择不同编码器的生成矩阵,主要是编码的生成矩阵会有差异以及输出输出数据时钟不同。利用串并转换思想将二维TPC的串行编码转换到并行编码,提高数据处理时间,优点在于任意一种数据流输入,其编码次数只有两次,对于不同数据流都会消耗相同的时间;并且相比于传统串行TPC编码来说,时间上的消耗也降低了很多,利用FPGA内部资源来提高TPC编码处理速度,可将不同宽度的TPC编码将其变换为并行编码,极大的在系统时钟不变下通过并行编码完成。
  • 一种基于汉明码并行tpc编码方法
  • [发明专利]迭代译码方法、装置、存储介质和电子设备-CN202310474422.1有效
  • 檀甲甲;倪海峰;丁克忠 - 南京创芯慧联技术有限公司
  • 2023-04-28 - 2023-08-01 - H03M13/29
  • 本发明提供了一种迭代译码方法、装置、存储介质和电子设备,涉及通信技术领域。该方法包括:若检测到译码失败的码块数量符合目标条件时,将本次迭代译码的迭代终止条件设置为第一条件,若检测到译码失败的码块数量不符合目标条件时,将本次迭代译码的迭代终止条件设置为第二条件,本次迭代译码在满足第一条件时终止迭代早于本次迭代译码在满足第二条件时终止迭代;基于迭代终止条件进行本次迭代译码。在本申请实施例中,迭代译码的迭代次数可以根据译码失败的码块数量动态调整,在保证译码性能的同时,也降低了译码系统宕机情况的出现。
  • 译码方法装置存储介质电子设备

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top