[发明专利]一种同步SRAM的时序处理方法和电路有效
申请号: | 201180000314.6 | 申请日: | 2011-04-18 |
公开(公告)号: | CN102171761A | 公开(公告)日: | 2011-08-31 |
发明(设计)人: | 季秉武;周云明;赵坦夫;林崴 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | G11C5/02 | 分类号: | G11C5/02;G11C5/06 |
代理公司: | 深圳市深佳知识产权代理事务所(普通合伙) 44285 | 代理人: | 彭愿洁;李文红 |
地址: | 518129 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明实施例公开了一种同步SRAM的时序处理方法和电路,方法包括:直接将地址信号输入到字线译码器进行逻辑译码,并通过对各个器件在时序上的设置以产生各个信号,实现了将存储单元阵列输入的经过位线选择的数据进行灵敏放大后输出,即产生数据输出信号。同步SRAM电路包括:字线译码器,时序产生器,字线控制器,字线脉宽产生器,存储单元阵列和灵敏放大器。 | ||
搜索关键词: | 一种 同步 sram 时序 处理 方法 电路 | ||
【主权项】:
一种同步静态随机存储器SRAM的时序处理方法,其特征在于,包括:将地址信号直接输入字线译码器进行逻辑译码;将时钟输入时序产生器产生字线时钟信号,所述字线时钟信号经过字线控制器产生字线门控信号;在字线门控信号的控制下将字线译码器逻辑译码的结果即字线译码信号输入字线脉宽产生器以产生字线信号,完成字线开启的过程;将字线信号输入到存储单元阵列,字线开启会将存储单元阵列保存的数据输出到位线上,经过位线选择,输入到灵敏放大器;时序产生器在字线信号产生预置的时间后,将产生灵敏放大器控制信号并输入到灵敏放大器,开启灵敏放大的过程;灵敏放大器产生灵敏放大完成信号和数据输出信号,所述灵敏放大完成信号用于输入给时序产生器以关断字线时钟信号,从而控制字线门控信号的关断,最后控制字线信号的关断,所述数据输出信号中包含有灵敏放大器将存储单元阵列输入的经过位线选择的数据进行灵敏放大后输出的数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201180000314.6/,转载请声明来源钻瓜专利网。