[发明专利]结构化LDPC码的高吞吐率译码器结构及方法有效
申请号: | 201010235056.7 | 申请日: | 2010-07-21 |
公开(公告)号: | CN102340317A | 公开(公告)日: | 2012-02-01 |
发明(设计)人: | 李婧;梁利平 | 申请(专利权)人: | 中国科学院微电子研究所 |
主分类号: | H03M13/11 | 分类号: | H03M13/11;H03M13/27 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 周国城 |
地址: | 100029 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种适用于移动多媒体广播中结构化LDPC码的高吞吐率译码结构及方法。针对移动多媒体标准所采用的结构化LDPC码校验矩阵特点,公开了一种适用于此类LDPC码的节点信息存取方式及相应的高吞吐率译码器结构。通过对此类结构化LDPC构建存储码表,简化节点信息的寻址,在短时间可实现大量节点信息的读写,并能适应可变并行度的要求。在部分并行的基础上,校验节点、比特节点的更新过程与停止迭代检测过程通过三条分离路径同步计算。采用本发明技术方案的译码器占用资源占用少、吞吐率高、控制简便。 | ||
搜索关键词: | 结构 ldpc 吞吐 译码器 方法 | ||
【主权项】:
一种适用于移动多媒体广播中结构化LDPC码的高吞吐率译码结构,该结构包括信息存储模块、译码控制模块、迭代计算模块、停止检测模块和交织器模块,其中:信息存储模块,用于存储校验矩阵信息、译码器接收的先验信息、译码迭代过程产生的比特节点与校验节点信息;译码控制模块,用于在译码过程中控制译码进程,以及信息存储模块与迭代计算模块和停止检测模块的交互,包括产生信息存储模块的读写使能及地址,产生迭代计算模块与停止检测模块的状态及时序控制信息;在译码前,控制信息存储模块从外部设备写入先验信息,包括完成与外部设备的握手及生成信息存储模块的写使能及地址;在译码结束后,控制信息存储模块读出译码结果,输出至外部设备,包括完成与外部设备的握手及生成信息存储模块的读使能及地址;迭代计算模块,用于译码过程中校验节点与比特节点的更新计算;停止检测模块,用于译码器的停止迭代检测,与迭代计算模块同步接收节点信息,生成的停止检测标志位返回译码控制模块,进行迭代次数的控制;交织器模块,用于对译码器接收的先验信息进行顺序重排后输出至先验信息存储模块,以及在译码结束后对从用作初始空间的第一比特节点信息存储模块或第二比特节点信息存储模块读出的码字进行顺序重排后输出至外部设备。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010235056.7/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类