[发明专利]脉冲压缩信号匹配的宽频带数字接收装置有效

专利信息
申请号: 200910072274.0 申请日: 2009-06-15
公开(公告)号: CN101571588A 公开(公告)日: 2009-11-04
发明(设计)人: 蒋伊琳;司锡才;张文旭;郜丽鹏 申请(专利权)人: 哈尔滨工程大学
主分类号: G01S7/285 分类号: G01S7/285
代理公司: 暂无信息 代理人: 暂无信息
地址: 150001黑龙江省哈尔滨市南岗区南通*** 国省代码: 黑龙江;23
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供的是一种脉冲压缩信号匹配的宽频带数字接收装置。包括高速A/D采样、FPGA、DSP、全局时钟模块、PLL时钟配置模块和AD采样配置模块等,FPGA由LVDS模块、CODE模块、多相滤波模块和FIR滤波器模块构成。数字化接收宽带信号,通过信道化的方式将信号在频域上划分开并且降低了数据率,利用FPGA实现对脉冲压缩信号匹配接收。DSP负责匹配滤波器权系数的计算及动态加载。与模拟方法比较,本装置的设备量和可靠性都明显有利,而且具有较高的灵敏度和动态加载特性。
搜索关键词: 脉冲 压缩 信号 匹配 宽频 数字 接收 装置
【主权项】:
1、一种脉冲压缩信号匹配的宽频带数字接收装置,其特征是:经过高速A/D采样后的数字信号送入FPGA中;所述的FPGA由LVDS模块、CODE模块、多相滤波模块和FIR滤波器模块构成;LVDS模块对高速数据进行降速处理,其中抽取因子为D、D为一固定的常数;降速后的数据经过CODE模块进行数据的调整;调整后的数据共D路送入多相滤波模块,其中多相滤波模块中主要包括D个子带滤波器、D个相应的复系数因子相乘以及D点的DFT运算;D个子带滤波器将宽频带划分成D个子带,实现宽带信道化;DSP将FIR滤波器模块系数写入FPGA内;全局时钟模块利用FPGA内部PLL核进行全局时钟分配;PLL时钟配置模块完成外部高速采样时钟的配置;AD采样配置模块完成对高速A/D工作模式的选择与配置。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工程大学,未经哈尔滨工程大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200910072274.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top