[发明专利]访问存储器的方法以及数据处理系统无效
申请号: | 200810099232.1 | 申请日: | 1997-07-24 |
公开(公告)号: | CN101266580A | 公开(公告)日: | 2008-09-17 |
发明(设计)人: | 小肯尼斯·L·迈克英泰尔;安托尼·M·雷普尔德;丹尼尔·W·皮克尼斯;斯蒂芬·P·林德奎斯特 | 申请(专利权)人: | 自由度半导体公司 |
主分类号: | G06F12/08 | 分类号: | G06F12/08 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 | 代理人: | 秦晨 |
地址: | 美国得*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明用于解决高速存储器访问和低功耗性能的竞争性利害关系。数据处理系统(20)具有高性能片选(HPCE)信号,该片选信号是功能上可编程的,以根据一个访问占空比在预定数目的总线周期内保持被认定。一个任选项寄存器(52)中的位允许用户以下列几种方式对用于所保持的认定进行HPCE编程:总是,决不,或者最后一个有效的地址匹配之后许多周期,它允许用户在高速访问和低功耗之间确定折衷点。数据处理系统还在事务处理结束之前的一个总线周期提供可编程的片选信号非值,给予外部设备额外的时间在下一个总线周期开始之前从当前总线周期断开。数据处理器还具有脉冲串地址发生器(BAG)(55),其具有可编程的事务处理模式,可同时应用于高速缓存和预取结构类型。 | ||
搜索关键词: | 访问 存储器 方法 以及 数据处理系统 | ||
【主权项】:
1.一种访问存储器(26,28)的方法,其特征在于以下步骤:确定一个访问是高速缓存类型访问还是预取类型访问;接收一个周期起始信号;以及响应于接收上述周期起始信号,如果访问是高速缓存类型访问,则在对预定数目的数据传送进行计数后,认定一个数据确认信号,并且如果访问是预取类型访问,则在一个递增地址的预定模数边界认定一个数据确认信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于自由度半导体公司,未经自由度半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810099232.1/,转载请声明来源钻瓜专利网。