[发明专利]组件化时钟精确的多核体系模拟器的实现方法无效
申请号: | 200810062165.6 | 申请日: | 2008-06-03 |
公开(公告)号: | CN101290582A | 公开(公告)日: | 2008-10-22 |
发明(设计)人: | 陈天洲;胡威;施青松;严力科;谢斌;黄江伟;章铁飞;冯德贵;项凌祥;陈度 | 申请(专利权)人: | 浙江大学 |
主分类号: | G06F9/455 | 分类号: | G06F9/455 |
代理公司: | 杭州求是专利事务所有限公司 | 代理人: | 林怀禹 |
地址: | 310027浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种组件化时钟精确的多核体系模拟器的实现方法。本发明的方法以多核处理器为模拟目标,以组件化为出发点,将多核体系结构的组成部件封装为组件,保证以组件为单位的组装配置,有较好的灵活性。不仅能模拟核内流水线的动作,还能模拟多个处理器核之间的动作。本发明实现了组件化时钟精确的多核体系模拟器,能模拟核内流水线的动作,还能模拟多个处理器核之间的动作;以组件化为出发点,将多核体系结构的组成部件封装为组件,保证以组件为单位的组装配置,有较好的灵活性。 | ||
搜索关键词: | 组件 时钟 精确 多核 体系 模拟器 实现 方法 | ||
【主权项】:
1.一种组件化时钟精确的多核体系模拟器的实现方法,其特征在于:1)体系结构组件化:根据功能对多核体系结构进行划分,划分后由五个部分组成:主处理器核、多个辅助处理器核、处理器总线、内存控制器和内存;2)组件接口设计:设计组件之间的接口,组件接口主要有:主设备和处理器总线的接口,从设备和处理器总线的接口,仲裁器和处理器总线的接口;主设备和处理器总线的接口位于主设备和处理器总线的连接处,它的功能在于连接主设备和处理器总线,实现主设备和处理器总线之间的数据传输;从设备和处理器总线的接口位于从设备和处理器总线的连接处,它的功能在于连接从设备和处理器总线,实现从设备和处理器总线之间的数据传输;仲裁器和处理器总线的接口位于处理器总线和总线仲裁器的连接处,它的功能在于连接仲裁器和处理器总线,使得总裁器可以接受总线上传输的请求,并把仲裁结果返回给总线;3)时钟精确的模拟包括:第一步,模拟实际硬件的微结构;第二步,模拟系统内的不同频率;第三步,实现系统内部的协议。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810062165.6/,转载请声明来源钻瓜专利网。
- 上一篇:公交车站等车提示方法及装置
- 下一篇:发光二极管的芯片倒装焊封装结构与方法