[实用新型]基于总线低压差分信号传输的双机数据交换模块无效

专利信息
申请号: 200720046809.3 申请日: 2007-09-21
公开(公告)号: CN201084008Y 公开(公告)日: 2008-07-09
发明(设计)人: 刘俊;王永生;朱华明;伍道勇;陈劼;董雪鹏 申请(专利权)人: 江苏金智科技股份有限公司
主分类号: G05B19/418 分类号: G05B19/418;G05B9/03;H04L25/02
代理公司: 南京经纬专利商标代理有限公司 代理人: 叶连生
地址: 211100江苏省南京*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 基于总线低压差分信号传输的双机数据交换模块主要用于完成通信管理单元冗余系统配置下主机与从机间数据交换的功能,保证数据传输的实时性及可靠性,该模块包括:现场可编程门阵列FPGA控制电路(1)、复杂可编程逻辑器件CPLD控制电路(2)、高速双端口RAM存储器控制电路(3)、BLVDS接口电阻匹配电路(4)及电源供给电路(5);其中,现场可编程门阵列FPGA控制电路、复杂可编程逻辑器件CPLD控制电路分别通过数据、地址、控制信号线与高速双端口RAM存储器控制电路以及背板总线端子连接,现场可编程门阵列FPGA控制电路通过FPGA器件的差分信号引脚与BLVDS接口电阻匹配电路连接,BLVDS接口电阻匹配电路通过BLVDS输出端子(6)输出信号。
搜索关键词: 基于 总线 低压 信号 传输 双机 数据 交换 模块
【主权项】:
1.一种基于总线低压差分信号传输的双机数据交换模块,其特征是该模块包括:现场可编程门阵列FPGA控制电路(1)、复杂可编程逻辑器件CPLD控制电路(2)、高速双端口RAM存储器控制电路(3)、BLVDS接口电阻匹配电路(4)及电源供给电路(5);其中,现场可编程门阵列FPGA控制电路(1)、复杂可编程逻辑器件CPLD控制电路(2)分别通过数据、地址、控制信号线与高速双端口RAM存储器控制电路(3)以及背板总线端子(7)连接,现场可编程门阵列FPGA控制电路(1)通过FPGA器件的差分信号引脚与BLVDS接口电阻匹配电路(4)连接,BLVDS接口电阻匹配电路(4)通过BLVDS输出端子(6)输出信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏金智科技股份有限公司,未经江苏金智科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200720046809.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top