[发明专利]定时发生器及半导体试验装置有效

专利信息
申请号: 200680027856.1 申请日: 2006-07-28
公开(公告)号: CN101233419A 公开(公告)日: 2008-07-30
发明(设计)人: 须田昌克 申请(专利权)人: 株式会社爱德万测试
主分类号: G01R31/3183 分类号: G01R31/3183
代理公司: 中科专利商标代理有限责任公司 代理人: 李香兰
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种定时发生器及半导体试验装置,在对多个定时发生部(10-1~10-n)分配时钟的时钟分配电路(20)中,具备连接有主路径用缓冲器(24)的时钟主路径(21)、和连接有回送路用缓冲器(27)的时钟回送路(26),将这些主路径用缓冲器(24)和回送路用缓冲器(27)的负载电容设计为相同,使这些缓冲器的偏压为同一电位,并利用延迟锁环电路(30)生成偏压,控制时钟分配电路的传播延迟时间使其达到时钟周期的整数倍。从而,在时钟分配时,能够减小动作依赖的电力消耗(AC成分)及自时钟分配电路自身产生的噪声,且可降低时钟分配引起的SKEW。
搜索关键词: 定时 发生器 半导体 试验装置
【主权项】:
1.一种定时发生器,其特征在于,具备:给予数据信号规定的延迟量并输出的一个或两个以上的定时发生部;以及对这些定时发生部分配时钟的时钟分配电路,所述时钟分配电路,具备:时钟主路径,其传输所述时钟;时钟回送路,其将由该时钟主路径传输来的时钟回送;偏压发生电路,其输入向所述时钟主路径输入的传输时钟和由所述时钟回送路回送来的回送时钟,所述时钟主路径,具有对传输的时钟给予规定的延迟量的主路径用缓冲器,所述时钟回送路,具有对回送的时钟给予规定的延迟量的回送路用缓冲器,所述主路径用缓冲器和所述回送路用缓冲器的负载电容相同,所述偏压发生电路,生成:用于给予所述主路径用缓冲器及所述回送路用缓冲器同一电位的偏压,并将其送向所述主路径用缓冲器及所述回送路用缓冲器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社爱德万测试,未经株式会社爱德万测试许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200680027856.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top