[发明专利]混Q进制、进位行数字工程方法的计算机技术方案有效

专利信息
申请号: 200510113118.6 申请日: 2005-10-14
公开(公告)号: CN1752923A 公开(公告)日: 2006-03-29
发明(设计)人: 李志中;徐菊园 申请(专利权)人: 李志中
主分类号: G06F7/49 分类号: G06F7/49;G06F15/76
代理公司: 暂无信息 代理人: 暂无信息
地址: 321200浙江*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及数字工程方法和计算机领域,提出一种新的数字工程方法,显著提高运算速度,而且大大降低笔算的出错率。本发明采用“混Q进制、进位行方法”:将参与加减运算的K个普通Q进制数的正负符号,分配到相应各个数的每一位上去,然后对K个数一起进行混Q进制的求和。从最低位开始或各位同时“按位加”,和数记入下一运算层;同时所得“混Q进位”,则存放到下一运算层或本运算层尚未运算过的,任一数据行相邻高位的空位或0位处。经过如此反复运算,直至运算层中,运算后仅获得一个数为止。则最后所得数,即为所求混Q进制加法和数。本发明同时提供了混Q进制、进位行计算机技术方案。
搜索关键词: 进制 进位 行数 工程 方法 计算机技术 方案
【主权项】:
1.一种混Q进制、进位行数字工程方法的计算机技术方案,采用Q进制数,以Q进制运算;Q为自然数;其特征在于,运算采用“混Q进制”数,以“混数进制、进位行方法”运算。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于李志中,未经李志中许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200510113118.6/,转载请声明来源钻瓜专利网。

同类专利
  • 加密标量乘法-202280016901.2
  • M·乔伊 - 扎马简易股份有限公司
  • 2022-02-15 - 2023-10-27 - G06F7/49
  • 一些实施方案涉及确定用于将加密值与标量进行同态相乘的系数集合的计算机实施的方法(500)。加密值由多个对应的值密文表示,所述对应的值密文对所述值与偶数基数的对应幂的相乘进行加密。标量乘法被执行为根据系数集合的多个对应的值密文的线性组合。系数集合被确定为标量相对于基数的基数分解的数位。所确定的数位位于负半基数(包含负半基数)与正半基数(包含正半基数)之间。确保两个后续数位的绝对值不都等于半基数。
  • 一种计时方法及装置-201510897299.X
  • 赵玉秋;梁国栋;杨龙;高鹏;张军 - 沈阳东软医疗系统有限公司
  • 2015-12-08 - 2018-10-02 - G06F7/49
  • 本发明提供了一种计时方法及装置,所述方法包括:对基本时钟进行格雷码计数,得到格雷码计数输出;分别对格雷码计数输出中的最低位输出进行移相得到m路子时钟,其中,各路子时钟与所述最低位输出的相位差满足:180°能被α整除,n为满足0<n<(180°/α)的整数;若90°能α被整除,m=180/α‑2,若90°不能被α整除,m=180/α‑1;当预定事件发生时,根据格雷码计数输出的输出值、m路子时钟的输出、基本时钟的周期和α,获得对所述预定事件的计时结果。可见,本发明减少了计数单元的个数,同时m路子时钟的输出与格雷码计数输出不会出现同时跳变的情况,提高了计时准确性。
  • 负Q进制、进位行计算机和负Q进制、进位行数字工程方法-201510492871.4
  • 李志中;徐菊园 - 李志中
  • 2015-08-13 - 2017-02-22 - G06F7/49
  • 本发明涉及数字工程方法和计算机硬件总体设计领域。特别是,计算机体系结构及运算器。本发明依据“负Q进制、进位行数字工程方法”,进行了一种新一代负Q进制计算机的总体设计。本发明将输入进行加减的普通Q进制数,转换成负Q进制数。然后,对负Q进制数求和。从最低位开始顺序串行或各位同时“按位加”,“按位和”数存入下一运算层;同时所得“混数进位”,则存放到下一运算层或本运算层尚未运算过的,任一数据行相邻高位的空位或0位处。经过如此反复运算,直至运算层中运算后不产生进位为止。则最后输出结果,即为所求负Q进制加法和数。当需要时,再转换为普通Q进制数输出。该新一代负Q进制计算机,能简化计算机的结构,并显著提高计算机的运算速度。
  • 电磁信号转换成三进制数的方法-201010583416.2
  • 于磊 - 山东科技大学
  • 2010-12-13 - 2011-05-04 - G06F7/49
  • 本发明公开一种电磁信号转换成三进制数的方法,将线圈通电流后有两种互为反向的电磁场状态,这两种电磁场互为反向,线圈不通电流无电磁场。前述三种电磁场状态互为反向的两种电磁场、无电磁场分别一一对应三进制数0、1、2。此种用电磁信号表达三进制数的方法,具有电磁信号实现方式简单,对应方式简单。
  • 混数进制、进位行笔算数字工程方法-200910007942.1
  • 李志中;徐菊园 - 李志中
  • 2009-02-28 - 2010-09-01 - G06F7/49
  • 本发明涉及数字工程方法和笔算工程领域,提出一种新的数字工程方法。依据该“混数进制、进位行笔算数字工程方法”进行总体设计的笔算工程,能够显著提高笔算工程的运算速度,而且大大降低笔算的出错率。本发明将输入的进行加减的K个普通Q进制数,转换成K或2K个混数进制数。然后,对K或2K个混数进制数进行混数进制求和。从最低位开始或各位同时“按位加”,“按位和”数存入下一运算层;同时所得“混数进位”,则存放到下一运算层或本运算层尚未运算过的,任一数据行相邻高位的空位或0位处。经过如此反复运算,直至运算层中运算后不产生进位为止。则最后输出数,即为所求混数进制加法和数。
  • 混数进制、进位行数字工程方法的笔算工程技术方案-200610126077.9
  • 李志中;徐菊园 - 李志中
  • 2006-08-31 - 2007-02-07 - G06F7/49
  • 本发明涉及数字工程方法和笔算工程领域,提出又一种新的数字工程方法,显著提高运算速度,而且大大降低笔算的出错率。本发明采用“混数进制、进位行方法”:将参与加减运算的K个普通Q进制数转换成K或2K个混数进制数。然后对K或2K个数进行混数进制求和。从最低位开始或各位同时“按位加”,和数存入下一运算层;同时所得“混数进位”,则存放到下一运算层或本运算层尚未运算过的,任一数据行相邻高位的空位或0位处。经过如此反复运算,直至运算层中,运算后仅获得一个数为止。则最后所得数,即为所求混数进制加法和数。本发明同时提供了混数进制、进位行笔算工程技术方案。
  • 混数进制、进位行数字工程方法的计算机技术方案-200510119817.1
  • 李志中;徐菊园 - 李志中
  • 2005-11-07 - 2006-06-07 - G06F7/49
  • 本发明涉及数字工程方法和计算机领域,提出又一种新的数字工程方法,显著提高运算速度,而且大大降低笔算的出错率。本发明采用“混数进制、进位行方法”:将参与加减运算的K个普通Q进制数转换成K或2K个混数进制数。然后对K或2K个数进行混数进制求和。从最低位开始或各位同时“按位加”,和数记入下一运算层;同时所得“混数进位”,则存放到下一运算层或本运算层尚未运算过的,任一数据行相邻高位的空位或0位处。经过如此反复运算,直至运算层中,运算后仅获得一个数为止。则最后所得数,即为所求混数进制加法和数。本发明同时提供了混数进制、进位行计算机技术方案。
  • 增Q进制、进位行数字工程方法的计算机技术方案-200510119816.7
  • 李志中;徐菊园 - 李志中
  • 2005-11-07 - 2006-05-24 - G06F7/49
  • 本发明涉及数字工程方法和计算机领域,提出又一种新的数字工程方法,显著提高运算速度,而且大大降低笔算的出错率。本发明采用“增Q进制、进位行方法”将参与加减运算的K个普通Q进制数转换成K或2K个增Q进制数。然后对K或2K个数进行增Q进制求和。从最低位开始或各位同时“按位加”,和数记入下一运算层;同时所得“增Q进位”,则存放到下一运算层或本运算层尚未运算过的,任一数据行相邻高位的空位或0位处。经过如此反复运算,直至运算层中,运算后仅获得一个数为止。则最后所得数,即为所求增Q进制加法和数。本发明同时提供了增Q进制、进位行计算机技术方案。
  • 偏Q进制、进位行数字工程方法的计算机技术方案-200510119815.2
  • 李志中;徐菊园 - 李志中
  • 2005-11-07 - 2006-05-24 - G06F7/49
  • 本发明涉及数字工程方法和计算机领域,提出又一种新的数字工程方法,显著提高运算速度,而且大大降低笔算的出错率。本发明采用“偏Q进制、进位行方法”:将参与加减运算的K个普通Q进制数转换成K或K或2K个偏Q进制数。然后对K或K或2K个数进行偏Q进制求和。从最低位开始或各位同时“按位加”,和数记入下一运算层;同时所得“偏Q进位”,则存放到下一运算层或本运算层尚未运算过的,任一数据行相邻高位的空位或0位处。经过如此反复运算,直至运算层中,运算后仅获得一个数为止。则最后所得数,即为所求偏Q进制加法和数。本发明同时提供了偏Q进制、进位行计算机技术方案。
  • 增Q进制、进位行数字工程方法的笔算工程技术方案-200510107786.8
  • 李志中;徐菊园 - 李志中
  • 2005-09-30 - 2006-04-19 - G06F7/49
  • 本发明涉及数字工程方法和笔算工程领域,提出又一种新的数字工程方法,显著提高运算速度,而且大大降低笔算的出错率。本发明采用“增Q进制、进位行方法”:将参与加减运算的K个普通Q进制数转换成K或2K个增Q进制数。然后对K或2K个数进行增Q进制求和。从最低位开始或各位同时“按位加”,和数记入下一运算层;同时所得“增Q进位”,则存放到下一运算层或本运算层尚未运算过的,任一数据行相邻高位的空位或0位处。经过如此反复运算,直至运算层中,运算后仅获得一个数为止。则最后所得数,即为所求增Q进制加法和数。本发明同时提供了增Q进制、进位行笔算工程技术方案。
  • 偏Q进制、进位行数字工程方法的笔算工程技术方案-200510106116.4
  • 李志中;徐菊园 - 李志中
  • 2005-09-30 - 2006-04-19 - G06F7/49
  • 本发明涉及数字工程方法和笔算工程领域,提出又一种新的数字工程方法,显著提高运算速度,而且大大降低笔算的出错率。本发明采用“偏Q进制、进位行方法”:将参与加减运算的K个普通Q进制数转换成K或2K个偏Q进制数。然后对K或2K个数进行偏Q进制求和。从最低位开始或各位同时“按位加”,和数记入下一运算层;同时所得“偏Q进位”,则存放到下一运算层或本运算层尚未运算过的,任一数据行相邻高位的空位或0位处。经过如此反复运算,直至运算层中,运算后仅获得一个数为止。则最后所得数,即为所求偏Q进制加法和数。本发明同时提供了偏Q进制、进位行笔算工程技术方案。
  • 混Q进制、进位行数字工程方法的计算机技术方案-200510113118.6
  • 李志中;徐菊园 - 李志中
  • 2005-10-14 - 2006-03-29 - G06F7/49
  • 本发明涉及数字工程方法和计算机领域,提出一种新的数字工程方法,显著提高运算速度,而且大大降低笔算的出错率。本发明采用“混Q进制、进位行方法”:将参与加减运算的K个普通Q进制数的正负符号,分配到相应各个数的每一位上去,然后对K个数一起进行混Q进制的求和。从最低位开始或各位同时“按位加”,和数记入下一运算层;同时所得“混Q进位”,则存放到下一运算层或本运算层尚未运算过的,任一数据行相邻高位的空位或0位处。经过如此反复运算,直至运算层中,运算后仅获得一个数为止。则最后所得数,即为所求混Q进制加法和数。本发明同时提供了混Q进制、进位行计算机技术方案。
  • 混Q进制、进位行数字工程方法的笔算工程技术方案-200510098957.5
  • 李志中;徐菊园 - 李志中
  • 2005-09-18 - 2006-03-01 - G06F7/49
  • 本发明涉及数字工程方法和笔算工程领域,提出一种新的数字工程方法,提高运算速度,而且大大降低笔算的出错率。本发明“混Q进制、进位行方法”包括:将参与加减运算的K个普通Q进制数的每一位数字都加上一个数符,对K个数同时进行混Q进制的求和。从最低位开始或各位同时“按位加”,和数记入下一运算层,作为“部分和”数;同时所得“混Q进位”,则存放到下一运算层或本运算层尚未运算过的,任一数据行相邻高位的空位或0位处。经过如此反复运算,直至运算层中,运算后仅获得一个数为止。则最后所得数,即为所求混Q进制加法和数。本发明同时提供了混Q进制、进位行笔算工程技术方案。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top