|
钻瓜专利网为您找到相关结果 25个,建议您 升级VIP下载更多相关专利
- [发明专利]负Q进制、进位行计算机和负Q进制、进位行数字工程方法-CN201510492871.4在审
-
李志中;徐菊园
-
李志中
-
2015-08-13
-
2017-02-22
-
G06F7/49
- 本发明涉及数字工程方法和计算机硬件总体设计领域。特别是,计算机体系结构及运算器。本发明依据“负Q进制、进位行数字工程方法”,进行了一种新一代负Q进制计算机的总体设计。本发明将输入进行加减的普通Q进制数,转换成负Q进制数。然后,对负Q进制数求和。从最低位开始顺序串行或各位同时“按位加”,“按位和”数存入下一运算层;同时所得“混数进位”,则存放到下一运算层或本运算层尚未运算过的,任一数据行相邻高位的空位或0位处。经过如此反复运算,直至运算层中运算后不产生进位为止。则最后输出结果,即为所求负Q进制加法和数。当需要时,再转换为普通Q进制数输出。该新一代负Q进制计算机,能简化计算机的结构,并显著提高计算机的运算速度。
- 进制进位计算机行数工程方法
- [发明专利]混数进制算盘-CN200910126977.7无效
-
李志中;徐菊园
-
李志中
-
2009-03-06
-
2010-09-08
-
G06C1/00
- 本发明涉及算盘领域。依据“混数进制”进行总体设计的算盘,能够显著简化算盘的结构,同时能够显著提高算盘的运算速度。本发明将输入的进行加减的普通Q进制数,转换成混数进制数。然后,顺序串行对混数进制数求和。当二数求和时,从最低位开始顺序串行“按位加”,“按位和”数存入下一运算层;同时所得“混数进位”,则存放到下一运算层或本运算层尚未运算过的,任一数据行相邻高位的空位或0位处。经过如此反复运算,直至运算层中运算后不产生进位为止。则最后输出数,即为所求混数进制加法和数。
- 混数进制算盘
- [发明专利]混数进制、进位行笔算数字工程方法-CN200910007942.1无效
-
李志中;徐菊园
-
李志中
-
2009-02-28
-
2010-09-01
-
G06F7/49
- 本发明涉及数字工程方法和笔算工程领域,提出一种新的数字工程方法。依据该“混数进制、进位行笔算数字工程方法”进行总体设计的笔算工程,能够显著提高笔算工程的运算速度,而且大大降低笔算的出错率。本发明将输入的进行加减的K个普通Q进制数,转换成K或2K个混数进制数。然后,对K或2K个混数进制数进行混数进制求和。从最低位开始或各位同时“按位加”,“按位和”数存入下一运算层;同时所得“混数进位”,则存放到下一运算层或本运算层尚未运算过的,任一数据行相邻高位的空位或0位处。经过如此反复运算,直至运算层中运算后不产生进位为止。则最后输出数,即为所求混数进制加法和数。
- 混数进制进位行笔算数工程方法
|