[发明专利]薄膜晶体管阵列基板及其修补方法有效
申请号: | 200410088932.2 | 申请日: | 2004-11-09 |
公开(公告)号: | CN1605919A | 公开(公告)日: | 2005-04-13 |
发明(设计)人: | 黄韦凯;陈奕任;蔡承勋;王炯宾 | 申请(专利权)人: | 友达光电股份有限公司 |
主分类号: | G02F1/136 | 分类号: | G02F1/136;H01L29/786 |
代理公司: | 北京中原华和知识产权代理有限责任公司 | 代理人: | 寿宁;张华辉 |
地址: | 中国*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明是关于一种薄膜晶体管阵列基板及其修补方法,其中薄膜晶体管阵列基板的每一画素单元中是具有多个上电极,以与其所对应的共用配线形成多个电容。若有电容为瑕疵电容时,只需使对应于此瑕疵电容的画素电极与同一画素单元内其余部分的画素电极电性绝缘,便可让此画素单元内的其他电容正常作动,而维持此画素单元的正常显示。因此,藉由本发明的薄膜晶体管阵列基板及其修补方法可对具有瑕疵电容的薄膜晶体管阵列基板进行修补,进而提高薄膜晶体管阵列基板的制程良率。 | ||
搜索关键词: | 薄膜晶体管 阵列 及其 修补 方法 | ||
【主权项】:
1、一种薄膜晶体管阵列基板,其特征在于其包括:一基板;复数条扫描配线,配置于该基板上;复数条资料配线,配置于该基板上,且该些资料配线与该些扫描配线是于该基板上划分出复数个画素区域;复数条共用配线,配置于该基板上,且每一该些共用配线的部分是位于该些画素区域其中之一内;复数个画素单元,配置于该基板上,且每一该些画素单元是位于该些画素区域其中之一内,以藉由其所对应的该些扫描配线其中之一与该些资料配线其中之一进行驱动,其中每一该些画素单元包括:一薄膜晶体管,是耦接至其所对应的该扫描配线与该资料配线;一图案化的画素电极,配置于其所对应的该共用配线的上方,并耦接至该薄膜晶体管,且该画素电极具有至少一狭缝;以及复数个上电极,是配置于该画素电极与其所对应的该共用配线之间,其中该些上电极是耦接至该画素电极,并与其所对应的该共用配线耦合形成复数个电容。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司,未经友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200410088932.2/,转载请声明来源钻瓜专利网。
- 上一篇:多功能读书机
- 下一篇:用于通信控制与选路的七号信令消息识别处理方法及装置