[发明专利]具有降低的写入速度波动的半导体存储器有效
申请号: | 02143519.7 | 申请日: | 2002-09-27 |
公开(公告)号: | CN1412778A | 公开(公告)日: | 2003-04-23 |
发明(设计)人: | 黑崎一秀 | 申请(专利权)人: | 富士通株式会社 |
主分类号: | G11C16/02 | 分类号: | G11C16/02;G11C16/04;G11C11/34 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 | 代理人: | 冯谱 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明的非易失半导体存储器的组成为存储单元阵列,包含分布在多个位线与字线交叉点处并连接到位线路的多个存储单元;以及写入电路,该电路在写入操作期间接收地址信号,并向连接到按址信号选择的存储单元的位线提供位线电压。写入电路基于地址信号,取决于被选择的存储单元在存储单元阵列中的位置,而改变位线电压的电平。写入电路基于输入的写入地址操作,在从写入电路的位线电压输出端经过位线到它本身的写入距离较长时,更多地增加提供给存储单元的位线电压的电平,从而降低了存储单元阵列的每一存储单元中写入速度的波动。 | ||
搜索关键词: | 具有 降低 写入 速度 波动 半导体 存储器 | ||
【主权项】:
1.一种半导体存储器,包括:存储单元阵列,包含多个存储单元,分布在多个位线与字线的交叉点并连接到所述位线;以及写入线路,该线路在写入操作期间接收地址信号,并向连接到以所述地址信号被选择的存储单元的位线提供位线电压,其中所述写入电路基于所述地址信号,取决于所述被选择的存储单元在所述存储单元阵列中的位置,改变所述位线电压的电平。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士通株式会社,未经富士通株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/02143519.7/,转载请声明来源钻瓜专利网。
- 上一篇:抗疲劳药物组合物
- 下一篇:用于自动变速器的润滑装置