[发明专利]用于具有二元数字信号处理指令的指令集结构的方法和装置无效

专利信息
申请号: 01804361.5 申请日: 2001-01-25
公开(公告)号: CN1404586A 公开(公告)日: 2003-03-19
发明(设计)人: 库马尔·加纳帕蒂;吕邦·卡纳帕蒂皮莱 申请(专利权)人: 英特尔公司
主分类号: G06F9/30 分类号: G06F9/30;G06F9/302;G06F9/34;G06F9/38
代理公司: 上海智信专利代理有限公司 代理人: 李柏
地址: 美国加*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 用于针对应用程序的信号处理器(ASSP)的指令集结构被设计成与数字信号处理应用程序相适应。ASSP中采用的指令集结构适应于DSP算法结构。ISA的指令字通常为20位,但可以扩展为40位,以控制两个串行或并行执行的指令。ISA的所有DSP指令为在一个周期中用一个指令完成两个运算的二元DSP指令。优选实施例中的DSP指令或运算包括一个乘指令(MULT)(504)、一个加指令(ADD)(510)、一个最小化/最大化指令(MIN/MAX)(也称为取端值指令)和一个无运算指令(NOP),每个指令具有一个相关的运算码(“opcode”)。本发明利用该指令集结构和针对应用程序的信号处理器的硬件结构高效地执行DSP指令。
搜索关键词: 用于 具有 二元 数字信号 处理 指令 集结 方法 装置
【主权项】:
1.一种用于执行具有主运算和副运算的二元数字信号处理指令的信号处理器,该信号处理器包括:至少一个信号处理单元,该信号处理单元包括:一个第一乘法器和一个第一加法器,用来执行一个二元数字信号处理指令的主运算;一个第二乘法器和一个第二加法器,用来执行该二元数字信号处理指令的副运算;第一和第二加法器及第一和第二乘法器中的每一个在其输入端具有一个复用器,以配置该信号处理单元来执行该二元数字信号处理指令的主运算和副运算;和一个累加器,具有若干寄存器,耦合至第一乘法器或第一加法器以向其提供运算数或存储来自其的中间结果,并耦合至第二乘法器或第二加法器以便为二元数字信号处理指令的副运算提供运算数并存储副运算的结果,累加寄存器具有一个寄存器,该寄存器耦合至缓冲存储器以存储二元数字信号处理指令产生的经数字信号处理的输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/01804361.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top