专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果234个,建议您升级VIP下载更多相关专利
  • [发明专利]一种基于射频识别技术的防伪验证方法及防伪系统-CN200510027605.0有效
  • 王俊宇;闵昊 - 复旦大学
  • 2005-07-07 - 2006-02-01 - G06K17/00
  • 本发明属于产品防伪技术领域,具体为一种基于射频识别技术的防伪系统及防伪验证方法。本发明中,防伪系统至少包括射频识别电子标签的存储器,读写器和防伪信息服务系统。该存储器至少被划分为:基本信息区、数字签名区、防伪认证服务器地址索引区和产品历史区。数字签名区存储制造商用私钥对产品基本信息提取并加密生成的数字签名,产品历史区记录物流跟踪信息的基本数据,防伪认证服务器地址索引区存储服务器的地址和地址偏移量,采用分级认证的方式。本发明通过采用RFID自动识别技术、数字加密技术对商品进行唯一识别,且自身不易被仿冒,从而有效是解决商品防伪问题。
  • 一种基于射频识别技术防伪验证方法系统
  • [发明专利]一种小面积高性能叠层结构差分电感-CN200510023534.7有效
  • 菅洪彦;王俊宇;唐长文;闵昊 - 复旦大学
  • 2005-01-24 - 2005-09-07 - H01L21/82
  • 本发明属于微电子技术领域,具体涉及一种用标准集成电路工艺片设计的高性能叠层结构差分驱动的对称电感。本发明通过通孔实现单圈的不同金属互连线线圈之间的串连连接,而保持电感两个信号端口的对称性,实现高性能而面积小的差分电感。本发明的电感,其叠层串连线圈之间的耦合系数大于平面螺旋电感之间的耦合系数,使小的面积就可以实现大的电感。叠层结构线圈之间的寄生电容是串连关系,以及最底层的线圈的交流电压最低,与衬底之间的电压差最小,意味着进一步降低了电感的寄生电容。
  • 一种面积性能结构电感
  • [发明专利]一种基于全局的扫描链构架方法-CN200410067827.0无效
  • 赵长虹;陈建;王俊宇;周晓方;周电 - 复旦大学
  • 2004-11-04 - 2005-04-06 - G06F17/50
  • 本发明属集成电路计算机辅助设计和辅助测试技术领域。具体为一种基于全局的扫描链构架及相应的测试资源分配方法。目前对组合电路的测试已经比较成熟,但是对时序电路的测试现有的测试方法需要较长的测试时间。本发明提出一种基于全局扫描链的测试结构,使测试时间较传统的扫描链有数量级上的减少,从而使测试成本得以降低。在此基础上,本发明还利用bin-packing算法对测试资源进行重新分配,使测试资源的利用率得以进一步的提高。
  • 一种基于全局扫描构架方法
  • [发明专利]可处理变长数据的先进先出寄存器队列装置及控制方法-CN200310107835.9有效
  • 王俊宇;忻凌;闵昊 - 复旦大学
  • 2003-10-08 - 2004-09-15 - G06F9/30
  • 本发明为一种可处理变长数据的先进先出寄存器队列装置,包括一个寄存器组,该寄存器组有M个寄存器、一个写操作端口和N个读操作端口;一个地址指针生成部件,产生一个写指针和N个读指针,用来控制寄存器组的读写;一个标识生成部件,产生栈空标识、栈满标识,用于控制地址指针的生成,并产生旁路标识,用于控制旁路操作。本发明读写地址指针的计数单位不同,可一次写入固定字长的数据,同时可按照需要从寄存器队列中读出指定长度的数据;具有多个数据出口,可实现可变长度数据的并行输出;通过在读指针控制下的旁路操作可在一个周期内读出最大可变长度的数据。
  • 处理变长数据先进寄存器队列装置控制方法
  • [发明专利]堆栈式寄存器堆及其控制方法-CN00120103.4有效
  • 王俊宇;王昭顺;刘大力 - 多思资讯(集团)有限公司
  • 2000-07-18 - 2004-04-21 - G06F12/04
  • 一种堆栈式寄存器堆,包括:一个由通用寄存器组成的栈顶寄存器组(101);一个寄存器堆(105);一个数据缓冲寄存器(103),连接于栈顶寄存器组(101)与寄存器堆(105)之间,用于对位数小于预定字长的数据进行缓存;一个计数器(102),用于对栈顶寄存器组(101)和数据缓冲寄存器中最小操作单元数据的个数进行计数;以及一个寄存器堆地址指针生成部件(104),响应于出/入栈指令和来自计数器(102)的计数值,生成用于读/写寄存器堆(105)的地址指针。
  • 堆栈寄存器及其控制方法
  • [发明专利]一种可重构寄存器堆及其设计方法-CN02126222.5有效
  • 王俊宇;刘大力 - 北京南思达科技发展有限公司
  • 2002-07-15 - 2004-01-21 - G06F9/06
  • 一种可重构寄存器堆及其工作方法。该可重构寄存器堆至少具有两种工作模式,包括一个寄存器堆地址转换及选择部件,一个寄存器堆和一个数据输入选择部件,其中指令中的寄存器读写地址经过寄存器堆地址转换及选择部件转换成对应模式的寄存堆的物理地址来控制寄存器堆的读写,对应模式的输入数据经过数据输入选择部件被写入寄存器堆。本发明还提供了一种用于兼容目的的算子提取方法及一种具有兼容性的可重构部件设计方法。根据本发明,可以以很少的硬件代价实现对多种微处理器体系结构的兼容。
  • 一种可重构寄存器及其设计方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top