|
钻瓜专利网为您找到相关结果 13个,建议您 升级VIP下载更多相关专利
- [发明专利]一种仲裁式安全处理器-CN201910712230.3有效
-
曹春春;柳会鹏;李虹阳;王州府;魏晓伟
-
北京多思安全芯片科技有限公司;北京天宏绎网络技术有限公司
-
2019-08-02
-
2023-08-01
-
G06F9/4401
- 本发明公开了一种仲裁式安全处理器。所述安全处理器包括资源控制器和若干个功能部件及其开关配置网络;所述资源控制器包括重组配置模块,所述重组配置模块还包括模式管理单元,所述重组配置模块通过对开关配置网路的开关的控制配置所述功能部件为至少三个运算处理器内核,各所述运算处理器内核分别同时完成同一个处理任务,依据各所述运算处理器内核执行结果裁决出所述处理任务的最终结果。通过将安全处理器中的功能部件配置成至少三个相同或不同的运算处理器内核,使得它们完成同一处理任务,根据仲裁判断获得正确的结果,从而极大地提升了该安全处理器的业务处理能力和水平,并且所述安全处理器通过动态配置还可以实现不同的处理器内核,各处理器内核之间功能各有偏重又互为备份支援,该冗余性和可替代性的设计能够提高该安全处理器的抗攻击性、安全性和可靠性。
- 一种仲裁安全处理器
- [发明专利]一种快速除法器和除法运算方法-CN201911242077.9有效
-
马贵霞;柳会鹏
-
北京多思安全芯片科技有限公司
-
2019-12-06
-
2022-10-11
-
G06F7/496
- 本发明公开了一种快速除法器和除法运算方法,所述快速除法器包括有效位扫描模块和运算模块,所述运算模块包括除数倍数预判单元、减法单元、商生成单元和余数生成单元;所述有效位扫描模块,用于扫描并确定除数和被除数的有效位,并确定初始余数及迭代减法的次数;所述除数倍数预判单元,用于确定用于每次迭代运算的除数倍数;所述减法单元,用于实现初始余数或新余数与除数的N倍进行减法迭代运算;所述余数生成单元,用于将被除数的未处理的最高的i位二进制数对所述差值进行补位生成新余数;所述商生成单元,用于确定每次迭代的商,最终商由各次迭代的商按照迭代顺序组合生成。上述方案通过确定有效位,能够减少减法迭代运算次数,并且通过选择与合理的除数倍数比较进行迭代商的预判,从而减少减法器数量减小了运算的规模,提高了运算的速度。
- 一种快速法器除法运算方法
- [发明专利]一种控制装置-CN201710449029.1有效
-
刘大力;曹春春
-
北京多思安全芯片科技有限公司
-
2017-06-14
-
2020-12-08
-
G06F11/30
- 本发明公开了一种控制装置,包括:应用监控接口,基准信息存储区和校验单元;应用监控接口用于与一个中央处理器连接从而可以获取中央处理器中的应用程序的信息;基准信息存储区用于存储可以在中央处理器中运行的应用程序的基准信息;校验单元用于将所述基准信息存储区中存储的应用程序的基准信息与从应用监控接口获取的中央处理器中的应用程序的信息进行比对处理,并根据比对处理结果输出关于中央处理器中的应用程序的安全性的信号。该控制装置可以对常规的中央处理器中的应用程序的安全性进行监控,其安全监控功能具有通用性,适配于任意中央处理器,且不会干扰被监控的中央处理器的正常运行,使得被监控的中央处理器更加安全稳固。
- 一种控制装置
- [发明专利]一种处理器-CN201710448018.1有效
-
刘大力;曹春春
-
北京多思安全芯片科技有限公司
-
2017-06-14
-
2020-11-17
-
G06F9/30
- 本发明公开了一种处理器包括:指令队列存储区、配置信息存储区、译码控制单元、显式译码器和隐式译码器;指令队列存储区存储待译码的指令队列;配置信息存储区存储译码约束信息;译码控制单元在每个译码周期开始时,从指令队列存储区中读取多条指令作为当前译码周期的显式指令,并控制显式译码器根据配置信息存储区中的译码约束信息对显式指令进行译码;在当前译码周期结束时将显式指令中被显式译码器译码剩余的指令作为下一个译码周期的隐式指令,在下一个译码周期控制隐式译码器对隐式指令进行译码。本发明实施例通过逻辑电路器件实现了多指令译码,形成了可连续执行的译码控制流,优化了译码设计,提高了指令译码和执行的效率。
- 一种处理器
- [发明专利]一种处理器-CN201710448556.0有效
-
刘大力;曹春春
-
北京多思安全芯片科技有限公司
-
2017-06-14
-
2020-05-22
-
G06F21/71
- 本发明公开了一种处理器。该处理器包括:安全控制模块、计算控制模块和数据控制模块。其中,计算控制模块用于进行系统控制和程序运行。数据控制模块用于控制与计算控制模块的数据总线接口连接的数据总线。安全控制模块用于对计算控制模块和数据控制模块进行安全监控。并且,安全控制模块、计算控制模块和数据控制模块分别有独立的指令译码器。这种处理器在体系结构上分为三个控制部分,其中安全控制模块负责整个处理器的安全防护,三个控制部分分别具有独立的指令译码器,即安全控制模块也具有独立的指令译码器、独立的指令体系,其进行安全控制时不受计算控制模块和数据控制模块的干扰、独立运行,因此使得整个处理器更加安全稳固。
- 一种处理器
- [发明专利]一种处理器-CN201710454278.X有效
-
刘大力;曹春春
-
北京多思安全芯片科技有限公司
-
2017-06-14
-
2020-04-03
-
G06F21/71
- 本发明公开了一种处理器,包括:初始化单元、配置信息存储区和重组控制单元;初始化单元在应用程序加载之前,根据预置的变换规则对所述应用程序中的每条指令进行变换,得到初始态的应用程序并和变换规则保存至配置信息存储区中;重组控制单元从配置信息存储区中读取相应的初始态的应用程序和变换规则;根据变换规则的逆向规则对初始态的应用程序中的每条指令进行重组操作,将重组操作后的每条指令输入至译码器进行译码,得到的控制信号发送至相应资源部件以执行。本方案能够有效地提高处理器中的应用程序的破解成本,在不改变译码器的译码逻辑的基础上,巧妙地通过指令重组将符合译码器需求的安全的指令输入至译码器中进行译码,保障处理器的运行安全。
- 一种处理器
|