专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果10个,建议您升级VIP下载更多相关专利
  • [发明专利]对NPU中的LSU进行验证的方法及相关设备-CN202310879791.9有效
  • 贾艳磊 - 深圳中安辰鸿技术有限公司
  • 2023-07-18 - 2023-10-24 - G11C29/18
  • 本申请提供一种对NPU中的LSU进行验证的方法及相关设备,方法包括:从待测的LSU的ISA指令中选择一个写指令,为存储器配置第一地址,并选择第一数据作为写入所述存储器的数据,所述第一地址和所述第一数据的长度均为1字节byte,在第一验证流程中,向所述待测的LSU发送写激励信号,所述写激励信号用于指示所述待测的LSU进行写操作,所述写操作包括向所述存储器中的所述第一地址写入所述第一数据,在所述第一验证流程中,对所述写操作进行形式化验证,在保证计算资源的使用量不过大的情况下,保证验证的完备性。
  • npu中的lsu进行验证方法相关设备
  • [发明专利]一种半导体芯片及其HTOL、延时和整体测试方法-CN202310703192.1有效
  • 王涛 - 深圳中安辰鸿技术有限公司
  • 2023-06-14 - 2023-09-15 - H01L23/544
  • 本发明提供了一种半导体芯片及其HTOL、延时和整体测试方法,在半导体芯片的测试过程中,能够通过选择电路将待测I/O电路之间相连通,以使信号能够在所有待测I/O电路中传输,完成HTOL测试、延时测试和整体测试的过程。并且,在半导体芯片的HTOL测试过程中,能够通过测试器提供目标频率的测试信号,灵活与半导体芯片的I/O电路工作频率匹配,满足HTOL测试要求。并且,本发明提供的半导体芯片的测试,能够选取所有I/O电路为待测I/O电路达到一次性测试所有I/O电路的目的,或者选取部分I/O电路为待测I/O电路达到分部分测试I/O电路的目的,以对半导体芯片进行更好的测试,提高了测试效果。
  • 一种半导体芯片及其htol延时整体测试方法
  • [发明专利]一种二极管ESD保护器件、集成电路及电子设备-CN202310924464.0在审
  • 刘聂 - 深圳中安辰鸿技术有限公司
  • 2023-07-26 - 2023-08-25 - H01L27/02
  • 本发明提供了一种二极管ESD保护器件、集成电路及电子设备,该二极管ESD保护器件在第一掺杂阱的两侧分别加入第二掺杂阱和第三掺杂阱,结合第一重掺杂区、第二重掺杂区和第三重掺杂区,形成两个对称的寄生SCR结构,在不影响本身的ESD保护能力的情况下,引入了新的体内寄生通道,这一新的体内寄生通道具备电流导通深度深,单位电流密度大,单位面积ESD保护效率高的特点,能够在总面积不变的情况下,适当缩小二极管导通部分面积,实现ESD防护能力的大幅度提升,同时其导通电阻也会相应降低,具备更好的电压钳位能力。
  • 一种二极管esd保护器件集成电路电子设备
  • [发明专利]对NPU中的译码单元进行验证的方法及相关装置、设备-CN202310923897.4在审
  • 贾艳磊;何贵洲 - 深圳中安辰鸿技术有限公司
  • 2023-07-26 - 2023-08-22 - G06F30/3323
  • 本申请提供一种对NPU中的译码单元进行验证的方法及相关装置、设备,从NPU的指令集中,选择验证指令,生成验证指令对应的激励指令,基于验证指令预设的约束信息,对激励指令进行基于超长指令字VLIW的约束处理,得到约束后的激励指令,向待验证的译码单元发送约束后的激励指令,约束后的激励指令驱动译码单元输出译码结果,基于预先配置的译码结果检查信息,对译码结果进行形式化验证,形式化验证的方法对待测译码单元进行验证,能够显著降低验证时长、保证验证的完备性,激励信号的产生以及验证流程均以预设的约束信息为依据,不仅能够使得验证与译码单元的实际工作情况更符合,也能进一步提高验证的效率。
  • npu中的译码单元进行验证方法相关装置设备
  • [发明专利]一种芯片版图-CN202310858969.1在审
  • 吴杨乐;张彬;李梅 - 深圳中安辰鸿技术有限公司
  • 2023-07-13 - 2023-08-11 - H01L27/02
  • 本申请实施例公开了一种芯片版图,包括:位于所述芯片版图的第一区域的多个标准逻辑单元;位于所述芯片版图的第二区域的多个边界单元,所述第二区域位于所述第一区域四周,包裹所述第一区域;所述多个边界单元中至少部分边界单元复用为接触单元,所述接触单元用于给所述标准逻辑单元提供阱接触和衬底接触,以提高所述芯片版图的空间利用率,适用于芯片版图集成度越来越高的发展趋势。
  • 一种芯片版图
  • [发明专利]一种单总线通信方法、装置、系统及设备-CN202310863588.2在审
  • 曾磊;何贵洲 - 深圳中安辰鸿技术有限公司
  • 2023-07-14 - 2023-08-11 - G06F13/42
  • 本申请公开了一种单总线通信方法、装置、系统及设备。该方法应用于单总线通信系统,单总线通信系统包括主设备和至少一个从设备,主设备与至少一个从设备之间采用单根双向总线物理连接,主设备与至少一个从设备的时钟相同,方法包括:当执行数据传输时,主设备向至少一个从设备发送命令帧;至少一个从设备中的一从设备响应该命令帧,进行校验,当校验通过时,从设备向所述主设备返还响应帧;主设备接收响应帧,并进行校验,当校验通过时,主设备停止发送命令帧,否则,主设备继续向至少一个从设备发送命令帧。本申请能够使数据传输可靠、简单易用、实时性好,降低成本并减少硬件设备的复杂度,并且降低功耗,提高通信效率、节约管脚。
  • 一种总线通信方法装置系统设备
  • [发明专利]内存管理方法、装置及芯片-CN202310647363.3有效
  • 曾磊 - 深圳中安辰鸿技术有限公司
  • 2023-06-02 - 2023-08-08 - G06F15/78
  • 本申请公开了一种内存管理方法、装置及芯片。该方法根据数据流的大小分别为每种大小的数据流在系统内存中映射一片存储区;当接收到待处理的数据流时,检测存储区是否存在用于为待处理的数据流分配的内存空间;如果存在,则根据待处理的数据流对应的私有存储块、大存储块和小存储块依次检测其是否存在对应的内存空间;如果这些存储块均不存在相应的内存空间,则根据待处理的数据流对应的分组,在该分组中查找其他数据流的存储块,根据该存储块为待处理的数据流分配对应的内存空间;如果其他数据流的存储块也不能分配相应的内存空间,则向片外存储空间申请对应的内存空间。本申请可以减少内存碎片的形成,提高内存的利用率,改善系统的性能。
  • 内存管理方法装置芯片
  • [发明专利]中断虚拟化处理方法、装置及电子设备-CN202310788570.0在审
  • 贾艳磊 - 深圳中安辰鸿技术有限公司
  • 2023-06-30 - 2023-08-01 - G06F9/455
  • 本申请属于ARM硬件架构的虚拟化技术领域,公开了一种中断虚拟化处理方法、装置及电子设备。该方法通过获取vTimer计数器达到预设的阈值时生成的中断请求信号;将所述中断请求信号转换为Message消息,并将所述Message消息发送至SOC互联总线;监控所述SOC互联总线上的Message消息来检测vTimer中断的触发,通过预设中断软硬件接口接收触发的所述vTimer中断,并识别所述vTimer中断对应的中断号,获取所述中断号与vCPU的映射关系;根据所述中断号与vCPU的映射关系,将所述vTimer中断注入至对应的vCPU中,以使所述vCPU进行中断处理。本申请通过软件和硬件配合,能够将vTimer中断直接注入正在运行的虚拟机,不需要经过中间的VMM层,缩短了中断处理时的时延,提高了电子设备的系统性能。
  • 中断虚拟处理方法装置电子设备

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top