专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果200个,建议您升级VIP下载更多相关专利
  • [发明专利]一种(n,k,m)系统卷积码盲识别的方法-CN201310344023.X有效
  • 马丕明;梅文杰;杨勇 - 山东大学
  • 2013-08-08 - 2013-11-20 - H03M13/23
  • 一种(n,k,m)系统卷积码盲识别的方法,属信道编码盲识别技术领域,先通过计算机读入待识别的数据后,建立行数为180、列数为170的识别矩阵,然后按高斯消元的方法进行矩阵的行化简,对化简后的矩阵,先根据矩阵主对角线上元素0和元素1的排列规律,识别出码长、信息位长度和数据起点,然后根据得到的规律元素的位置,找到出现的规律矩阵,将规律矩阵从化简后的识别矩阵中抽取出来即为校验矩阵,再按照校验矩阵与生成矩阵的关系,抽取得到生成矩阵。本方法给出了具体的(n,k,m)系统卷积码盲识别的实现过程,有利于实现编程操作,识别速度快,且方法简单。对(n,k,m)的系统卷积码在无误码的情况下,识别率能达到100%。
  • 一种系统卷积码识别方法
  • [发明专利]一种针对大约束长度卷积码的序列译码方法-CN201310352249.4有效
  • 马丕明;王彤彤;杨勇 - 山东大学
  • 2013-08-14 - 2013-11-20 - H03M13/23
  • 一种针对大约束长度卷积码的序列译码方法,属于通信信道编解码技术领域,本发明给出了具体的(n,1,m)卷积码序列译码的实现过程,并有效解决了译码过程中容易出现的堆栈溢出问题。卷积码的序列译码,实际上就是按照量度值最小的准则沿着码树进行路径搜索的过程,搜索可进可退,可得到多条长短不一的路径,最终选择量度值最大的路径作为译码路径。具体实现过程中,主要使用了C语言中的链表结构来存储每步译码过程中需要存储的译码路径、量度值及下一状态,使得编程操作更容易实现,对译码得到的路径进行间隔性的存储并删除,使得缓存不会无限制增大,有效解决了堆栈溢出问题。
  • 一种针对约束长度卷积码序列译码方法
  • [发明专利]编码方法、编码器、解码器、发送装置和接收装置-CN201310151505.3在审
  • 村上丰;冈村周太;折桥雅之;岸上高明;冈坂昌藏 - 松下电器产业株式会社
  • 2008-09-26 - 2013-09-04 - H03M13/23
  • 公开了编码方法、编码器、解码器、发送装置和接收装置,所述编码方法包括:为从卷积码生成时变周期m的低密度奇偶校验卷积码代码字而提供奇偶校验矩阵的步骤,所述奇偶校验矩阵基于由式1表达的m个不同的奇偶校验多项式中第i奇偶校验多项式来定义km+i行,m为1以上的整数,k为0以上的整数,i为1以上m以下的整数,式1为(Da1+Da2+...+Dar+1)X(D)+(Db1+Db2+...+Dbs+1)P(D)=0,X(D)为信息序列的多项式表达,P(D)为奇偶序列的多项式表达,a1、a2、···ar为0以外的整数并为相互不同的值,r为1以上的整数,b1、b2、···bs为1以上的整数并为相互不同的值,s为1以上的整数;通过所述奇偶校验矩阵与输入数据的线性运算获取低密度奇偶校验卷积码代码字的步骤。
  • 编码方法编码器解码器发送装置接收
  • [发明专利]卷积码译码器和译码方法-CN201110238615.4在审
  • 裴玉奎;于晃;韩伟;葛宁;郭欣 - 索尼公司;清华大学
  • 2011-08-12 - 2013-02-13 - H03M13/23
  • 本发明公开了一种卷积码译码器和译码方法。该卷积码译码器具有流水线结构且包括:控制单元;输入单元,用于在接收到输入使能信号时,开始在输入时间间隔内接收待译码数据,并且在接收完成时,通知控制单元以生成输入就绪信号;卷积码译码单元,用于在接收到输入就绪信号时,开始在译码时间间隔内执行卷积码译码以生成译码数据,并且在译码完成时,通知控制单元以生成译码就绪信号;以及输出单元,用于在接收到译码就绪信号时,开始在输出时间间隔内输出译码数据,并且在输出完成时,通知控制单元以生成输出就绪信号,其中,控制单元以流水线时间间隔周期性地向输入单元输出输入使能信号,并且流水线时间间隔小于输入、译码和输出的时间间隔之和。
  • 卷积码译码器译码方法
  • [发明专利]兼容卷积码生成多项式确定方法、编码方法及编码器-CN201210382553.9有效
  • 吴湛击;王悦超;吴广豪;高翔 - 北京邮电大学
  • 2012-10-10 - 2013-02-06 - H03M13/23
  • 本发明公开了一种兼容卷积码生成多项式确定方法、编码方法及编码器。该方法通过如下步骤来确定1/(k+1)码率的目标卷积码生成多项式,k为正整数:若k=1,则通过遍历1/2码率卷积码的所有卷积码生成多项式并计算其自由距离,将所遍历得到的卷积码生成多项式中自由距离较大的预设数量个卷积码生成多项式矢量或自由距离最大的卷积码生成多项式矢量至少之一作为目标卷积码生成多项式矢量;若k>1,则先确定1/k码率卷积码的目标卷积码生成多项式矢量,记为矢量组Ak,再基于矢量组Ak来确定1/(k+1)码率卷积码的目标卷积码生成多项式矢量。本发明减少了计算量,降低了对硬件的要求,通用性强,非常适合HARQ。
  • 兼容卷积码生成多项式确定方法编码编码器
  • [发明专利]咬尾卷积码译码方法与装置-CN201110176605.2有效
  • 陈颖;徐兵 - 联芯科技有限公司
  • 2011-06-28 - 2013-01-02 - H03M13/23
  • 本发明揭示了一种咬尾卷积码译码方法与装置,根据最后一次迭代得到的末状态对应的量度生成可能的初状态集,而后对该初状态集中的状态进行回溯,在回溯过程中更新初状态集,且根据回溯的结果调整优先级,优先回溯已在状态集中的状态,以尽量减少回溯次数,进而达到减少时延的效果。同时,优先搜索最可能成为咬尾解初状态的状态,而不单纯地以末状态的状态量度或者一次迭代的结果作为考量的依据,达到了性能和时延较优的折中效果,具有较好的鲁棒性。
  • 卷积码译码方法装置
  • [发明专利]基于SSE的咬尾卷积码Viterbi译码方法-CN201210147267.4有效
  • 肖若贵;赵熠飞;李云洲;王京;肖立民;钟晓锋 - 清华大学
  • 2012-05-11 - 2012-09-19 - H03M13/23
  • 本发明公开了一种基于SSE的咬尾卷积码Viterbi译码方法,涉及无线通信技术领域。包括步骤:S1.取原接收数据前t时间内和最后t时间内的码字序列分别复制拼接到原接收数据的尾部及首部,将每个接收码字序列时刻的一个码段内的n0个单精度浮点值分别复制m0份,放到n0个M位的寄存器内;S2.在当前时刻内对所有可能状态,分别在假设此时刻编码时输入为0和1的情况下,并行计算分支度量值,将分支度量值与前一时刻留存路径的度量值相加得到当前时刻的度量值;S3.选择当前时刻的留选路径;S4.选择具有最大度量值的状态为译码终止状态,进行回溯判决。本发明的方法显著提高了译码的速度,缩短了信号处理时间。
  • 基于sse卷积码viterbi译码方法
  • [发明专利]一种咬尾卷积码译码方法及装置-CN201110036414.6有效
  • 徐兵;陈颖 - 联芯科技有限公司
  • 2011-02-11 - 2012-08-15 - H03M13/23
  • 本发明公开了一种咬尾卷积码译码方法及装置,由于当待译码数据长度超过译码器约束长度约4~5倍(该长度设为τ)之后,所有末状态回溯的留存路径在τ个长度之前以接近于1的概率合并为同一路径,即所有末状态回溯后的初状态以接近于1的概率相等。因此,在待译码数据长度大于τ时,在达到最大迭代次数后不需要对所有末状态进行回溯,只需要回溯度量值最大的末状态,然后直接按照该回溯路径对应的初状态确定是否存在咬尾解,如果存在咬尾解,则译码成功。仅在译码数据长度小于τ时,按照现有方法进行译码。从而在不影响译码效果的情况下,降低译码复杂度,对于长度较长的译码数据,可以减小其译码时的时延或者节省译码所需的硬件资源。
  • 一种卷积码译码方法装置
  • [发明专利]一种咬尾卷积码译码校验方法及装置-CN201110033627.3有效
  • 龚明 - 中兴通讯股份有限公司
  • 2011-01-31 - 2012-08-01 - H03M13/23
  • 本发明公开了一种咬尾卷积码译码校验方法及装置,用以解决现有降低咬尾卷积码译码校验处理时延的问题。本发明充分利用了咬尾卷积码的结构特点,对输入译码器的LLR值进行了重新排序,并且通过改造派生卷积码的生成多项式,使得译码器在回溯的过程中,可以按照信息比特的正序串行输出,即信息序列的第一个比特最先译码成功,这样可以尽早的启动CRC校验,使得部分回溯过程与CRC校验可以并行执行,从而达到了降低咬尾卷积码译码校验处理时延的目的。本发明不增加硬件开销,属于低成本的改进,不会引起任何译码性能的下降。
  • 一种卷积码译码校验方法装置
  • [发明专利]一种具有低运算复杂度的卷积码快速译码方法-CN201210001258.4有效
  • 杨杰;崔诵祺 - 北京理工大学
  • 2012-01-04 - 2012-06-27 - H03M13/23
  • 本发明公开了一种具有低运算复杂度的卷积码快速译码方法,属于数字通信中的信道编译码技术领域。本方法充分利用现有数字通信系统中数据帧结构特点,采用帧头辅助卷积译码,同时综合考虑代数译码和概率译码的优势,将二者融入到一种译码体系结构中,使得新译码方法既具有接近代数译码的运算复杂度,又具有不亚于概率译码的纠错性能。使用此方法,译码器可以节省硬件资源,提高通信系统工作速率,保证实时输出译码数据,特别是在信道情况较好的环境下,能够大幅度降低译码复杂度,具有良好的应用前景。
  • 一种具有运算复杂度卷积码快速译码方法
  • [发明专利]一种卷积码编码器结构的改进方法-CN201110254316.X有效
  • 卢继华;何建华;李祥明;孙磊;卜祥元;安建平 - 北京理工大学
  • 2011-08-31 - 2012-05-02 - H03M13/23
  • 本发明涉及一种卷积码编码器结构的改进方法,尤其涉及一种用于WLAN及LTE相关标准系统中的卷积码编码器结构的改进方法,属于无线移动通信技术领域。通过设计LDPC卷积码的编码器的参数,设计LDPC卷积码的校验矩阵H(t),改进卷积码的编码结构,达到高性能并且实现低的误码率。LDPC卷积码结合了LDPC码与卷积码各自的优点,其规则的结构使其具有高速编码的能力,且编码器的硬件实现得以简化;LDPC卷积码编码复杂度降低,可以并行迭代译码,实现低延时;在速率兼容的情况下,IEEE 802.16m的前向纠错控制(FEC)中,LDPC卷积码可以实现支持IR类型的HARQ,从而提高频谱效率和系统吞吐量。
  • 一种卷积码编码器结构改进方法
  • [发明专利]用于并行TURBO解码的扩展TURBO交织器-CN201080017424.9有效
  • E·J·尼米南 - 诺基亚公司
  • 2010-02-18 - 2012-04-04 - H03M13/23
  • 为接收的码字的系统位生成第一分组存储器空间地址;为接收的码字的第一组编码位生成第二分组存储器空间地址,其中第一组编码位包括递增顺序;并且为接收的码字的第二组编码位生成第三分组存储器空间地址,其中第二组编码位包括交织顺序。通过使用第二分组存储器空间中的地址访问第一组编码位来对接收的码字的子码字并行进行解码。轮流通过使用第三分组存储器空间中的地址访问第二组编码位来对接收的码字的另一子码字并行进行解码。也详述一种装置和存储计算机程序的存储器。
  • 用于并行turbo解码扩展交织

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top