[发明专利]基于AXI总线的OPI PSRAM控制系统、方法在审
申请号: | 202310326768.7 | 申请日: | 2023-03-30 |
公开(公告)号: | CN116401186A | 公开(公告)日: | 2023-07-07 |
发明(设计)人: | 赵虎;肖文勇 | 申请(专利权)人: | 杭州雄迈集成电路技术股份有限公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16;G06F13/40;G06F13/42 |
代理公司: | 杭州裕阳联合专利代理有限公司 33289 | 代理人: | 何宇梁 |
地址: | 311400 浙江省杭州市富阳*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 axi 总线 opi psram 控制系统 方法 | ||
本发明涉及集成电路技术领域中的一种基于AXI总线的OPI PSRAM控制系统、方法,包括XPI单元、缓存单元、协议转换控制单元、协议转换单元和IO单元;XPI单元用于将AXI时钟域的命令以及数据进行拆分或组合处理,并控制AXI时钟域的命令以及数据写入缓存模块,或从缓存模块中读取数据,并根据读命令的需求,将所读取的数据进行拆分组合,并传输至AXI时钟域的总线接口;缓存单元用于进行异步时钟域之间的转换;协议转换控制单元用于根据状态机的状态跳变,从缓存模块中读取数据和命令,并转换成满足OPI协议的时序命令;协议转换单元用于将一倍频下单沿的时序,通过二倍频时钟转换成OPI接口一倍频双沿下的时序,解决了常规控制器转换效率低,对时钟要求严格的问题。
技术领域
本发明涉及集成电路技术领域,具体涉及一种基于AXI总线的OPI PSRAM控制系统、方法。
背景技术
随着互联网技术和移动通信技术的快速发展,万物互连已经成为可能;在万物互连的越来越普及的今天,对于存储芯片的封装技术,功耗需求越来越高。人们都希望得到低功耗,小型化的产品。为了满足此需求,各个内存厂家纷纷推出各种产品,在这些产品中OPIPSRAM在低功耗,小封装中占据了很大的优势。从封装来说,常规DDR SDRAM包括时钟引脚,命令引脚,地址引脚,数据引脚等;而OPI PSRAM,将命令引脚、地址引脚和数据引脚共用在一起,大大节省了封装引脚,使产品达到小型化。而由于PSRAM和SDRAM本身的结构特性差别,PSRAM具有比DRAM更低的功耗特性。
为了满足OPI PSRAM器件的访问,控制器成为了用户和OPI PSRAM沟通的桥梁,然而现有常规控制器转换效率低,对时钟要求严格问题。
发明内容
本发明针对现有技术中的缺点,提供了一种基于AXI总线的OPI PSRAM控制系统、方法,解决了常规控制器转换效率低,对时钟要求严格的问题。
为了解决上述技术问题,本发明通过下述技术方案得以解决:
一种基于AXI总线的OPI PSRAM控制系统,包括包括XPI单元、缓存单元、协议转换控制单元、协议转换单元和IO单元;
所述XPI单元用于将AXI时钟域的命令以及数据进行拆分或组合处理,并控制所述AXI时钟域的命令以及数据写入缓存模块,或从缓存模块中读取数据,并根据读命令的需求,将所读取的数据进行拆分组合,并传输至AXI时钟域的总线接口;
所述缓存单元用于进行异步时钟域之间的转换;
所述协议转换控制单元用于根据状态机的状态跳变,从缓存模块中读取数据和命令,并转换成满足OPI协议的时序命令;
所述协议转换单元用于将一倍频下单沿的时序,通过二倍频时钟转换成OPI接口一倍频双沿下的时序;
所述IO单元用于提供信号输入输出端口。
可选的,所述XPI单元包括写地址通道单元,所述写地址通道单元用于执行如下步骤:
当写地址通道有效信号与写地址通道准备信号同时有效时,采集写地址通道信号数据;
根据所述写地址通道信号数据以及OPI的边界限制,得到OPI访问的首地址以及每次访问的数据量;
将所述OPI访问的首地址、每次访问的数据量、写地址通道信号数据存入缓冲单元。
可选的,所述XPI单元包括写数据通道单元,所述写数据通道单元用于执行如下步骤:
当写数据通道有效信号与写数据通道准备信号同时有效时,采集写数据通道信号数据;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州雄迈集成电路技术股份有限公司,未经杭州雄迈集成电路技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202310326768.7/2.html,转载请声明来源钻瓜专利网。