[发明专利]数据处理方法、数字信号处理器、处理芯片和终端设备在审
申请号: | 202211468991.7 | 申请日: | 2022-11-22 |
公开(公告)号: | CN115757257A | 公开(公告)日: | 2023-03-07 |
发明(设计)人: | 王超;韩建强;陈波扬;朱磊光;殷存军 | 申请(专利权)人: | 浙江大华技术股份有限公司 |
主分类号: | G06F15/16 | 分类号: | G06F15/16;G06F15/167 |
代理公司: | 深圳市威世博知识产权代理事务所(普通合伙) 44280 | 代理人: | 严翠霞 |
地址: | 310051 浙江*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据处理 方法 数字信号 处理器 处理 芯片 终端设备 | ||
1.一种数字信号处理器的数据处理方法,其特征在于,所述数字信号处理器包括第一存储单元和第二存储单元和处理单元,所述数据处理方法包括:
在所述第二存储单元的第二加载缓存区加载外部存储器的第二数据时,利用所述处理单元处理所述第一存储单元的第一加载缓存区的第一数据;
将所述第一数据的处理结果写入到所述第一存储单元的第一存储缓存区;
将所述第一存储缓存区中的第一数据的处理结果传输到所述外部存储器,继续在所述第一存储单元的第一加载缓存区加载外部存储器的第三数据,以及利用所述处理单元处理所述第二数据。
2.根据权利要求1所述的数据处理方法,其特征在于,所述数据处理方法还包括:
将所述第二数据的处理结果写入到所述第二存储单元的第二存储缓存区;
将所述第二存储缓存区中的第二数据的处理结果传输到所述外部存储器,继续在所述第二存储单元的第二加载缓存区加载外部存储器的第四数据,以及利用所述处理单元处理所述第三数据。
3.根据权利要求1所述的数据处理方法,其特征在于,在所述第二存储单元的第二加载缓存区加载所述外部存储器的第二数据时之前,所述数据处理方法还包括:
在所述第一存储单元的第一加载缓存区加载外部存储器的第一数据。
4.根据权利要求1所述的数据处理方法,其特征在于,在所述第二存储单元的第二加载缓存区加载所述外部存储器的第二数据时之前,所述数据处理方法还包括:
利用所述第一加载缓存区加载外部存储器的第一数据,以及利用所述第二加载缓存区加载所述外部存储器的第五数据;
利用所述处理单元处理所述第二加载缓存区的第五数据;
将所述第五数据的处理结果写入到所述第二存储缓存区,同时利用所述第二加载缓存区加载所述第二数据。
5.根据权利要求1所述的数据处理方法,其特征在于,在所述利用所述处理单元处理所述第二数据之后,所述数据处理方法还包括:
将所述第二数据的处理结果写入到所述第二存储缓存区;
将所述第二存储缓存区中的第二数据的处理结果传输到所述外部存储器,继续利用所述处理单元处理所述第三数据;
将所述第三数据的处理结果写入到所述外部存储器。
6.根据权利要求2所述的数据处理方法,其特征在于,所述数据处理方法包括:
响应于用户的操作指令,为所述第一存储单元配置所述第一加载缓存区和所述第一存储缓存区,以及为所述第二存储单元配置所述第二加载缓存区和所述第二存储缓存区。
7.一种数字信号处理器,其特征在于,所述数字信号处理器包括第一存储单元和第二存储单元和处理单元,所述第一存储单元配置有第一加载缓存区和第一存储缓存区,所述第二存储单元配置有第二加载缓存区和第二存储缓存区,所述数字信号处理器用于实现如权利要求1-6任意一项所述的数据处理方法。
8.根据权利要求7所述的数字信号处理器,其特征在于,所述数字信号处理器包括多组内核,每组内核包括所述第一存储单元、第二存储单元和处理单元。
9.一种数据处理芯片,其特征在于,包括外部存储器和如权利要求7和8所述的数字信号处理器。
10.一种终端设备,其特征在于,包括如权利要求9所述的数据处理芯片。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大华技术股份有限公司,未经浙江大华技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202211468991.7/1.html,转载请声明来源钻瓜专利网。