[发明专利]移位寄存单元及其驱动方法、栅极驱动电路、显示设备有效
申请号: | 202210334020.7 | 申请日: | 2022-03-30 |
公开(公告)号: | CN114677984B | 公开(公告)日: | 2023-08-25 |
发明(设计)人: | 付帮然;龚敬文;张松鹤;王英;谷晓俊 | 申请(专利权)人: | 海宁奕斯伟集成电路设计有限公司;北京奕斯伟计算技术股份有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36;G11C19/28 |
代理公司: | 北京市立方律师事务所 11330 | 代理人: | 张筱宁 |
地址: | 314400 浙江省嘉兴市海宁市海*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 移位 寄存 单元 及其 驱动 方法 栅极 电路 显示 设备 | ||
本申请提供一种移位寄存单元及其驱动方法、栅极驱动电路、显示设备。移位寄存单元包括输入模块、输出模块、储能模块、第一下拉模块和第二下拉模块。输入模块与输入端、上拉节点都电连接;输出模块与时钟信号端、输出端、上拉节点都电连接;储能模块的两端分别与上拉节点、输出端电连接;第一下拉模块与第一下拉节点、第一信号端、输出端都电连接;第二下拉模块与上拉节点、第一下拉节点、第一信号端都电连接。本申请的移位寄存单元,通过增加第一下拉模块,保证第二下拉模块在第二阶段保持关闭,降低漏电流,从而使得上拉节点的电压能够顺利抬升至并稳定地保持在期望的第二电压,保证显示面板灰阶亮度显示正常。
技术领域
本申请涉及显示技术领域,具体而言,本申请涉及一种移位寄存单元及其驱动方法、栅极驱动电路、显示设备。
背景技术
移位寄存器通常包括多个级联的移位寄存单元,每个移位寄存单元用于驱动一行像素单元,由该多个级联的移位寄存单元可以实现对显示面板中各行像素单元的逐行扫描驱动,以显示图像。
传统的移位寄存单元的下拉模块由于漏电流存在,会在储能模块工作时导致上拉节点的电压无法抬升至预设电压值,尤其是在高刷新率面板应用时,由于像素充电时间短,需要保证上拉节点的电压的质量,从而使像素TFT(Thin Film Transistor,薄膜晶体管)完全打开,以便保证像素充电率,若上拉节点的电压无法达到预设电压值或存在压降等问题,会导致在较短的时间内无法达到预定的充电效率,从而导致像素充电不足,显示面板灰阶亮度显示异常或出现暗线等不良。
发明内容
本申请针对现有方式的缺点,提出一种移位寄存单元及其驱动方法、栅极驱动电路、显示设备,用以解决现有技术由于漏电流问题,存在上拉节点的电压无法抬升至预设电压值,会导致在较短的时间内无法达到预定的充电效率,从而导致像素充电不足,显示面板灰阶亮度显示异常的技术问题。
第一方面,本申请实施例提供了一种移位寄存单元,包括:
输入模块,与输入端、上拉节点都电连接;
输出模块,与时钟信号端、输出端、上拉节点都电连接;
储能模块,两端分别与上拉节点、输出端电连接;
第一下拉模块,与第一下拉节点、第一信号端、输出端都电连接;
第二下拉模块,与上拉节点、第一下拉节点、第一信号端都电连接;
在第一阶段,输入模块导通,将输入端的第一电压传输至上拉节点,输出模块根据第一电压导通;
在第二阶段,输入模块关断,输出模块用于将时钟信号端的高电平的时钟信号输出至输出端;第一下拉模块用于根据高电平的时钟信号导通,将第一信号端的第三电压传输至第一下拉节点,第二下拉模块根据第三电压保持在关闭状态,使得储能模块根据高电平的时钟信号,将上拉节点从第一电压抬升至并保持在第二电压。
第二方面,本申请实施例提供了一种栅极驱动电路,包括至少两个级联的如第一方面的移位寄存单元;
每级所述移位寄存单元的输出端与下一级移位寄存单元的输入端电连接;
每级所述移位寄存单元的复位信号端与下一级移位寄存单元的输出端电连接。
第三方面,本申请实施例提供了一种显示设备,包括如第二方面的栅极驱动电路。
第四方面,本申请实施例提供了一种根据如第一方面提供的移位寄存单元的驱动方法,包括:
在第一阶段,输入模块导通,将输入端的第一电压传输至上拉节点,输出模块根据第一电压导通;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于海宁奕斯伟集成电路设计有限公司;北京奕斯伟计算技术股份有限公司,未经海宁奕斯伟集成电路设计有限公司;北京奕斯伟计算技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210334020.7/2.html,转载请声明来源钻瓜专利网。