[发明专利]集成电路及其接口控制电路在审
申请号: | 202110668049.4 | 申请日: | 2021-06-16 |
公开(公告)号: | CN114155898A | 公开(公告)日: | 2022-03-08 |
发明(设计)人: | 黄平;林纪舜 | 申请(专利权)人: | 华邦电子股份有限公司 |
主分类号: | G11C16/06 | 分类号: | G11C16/06;G06F13/16;G06F13/40;G06F13/42 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 宋兴;臧建明 |
地址: | 中国台湾台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 集成电路 及其 接口 控制电路 | ||
本发明有关于一种集成电路及其接口控制电路。其中,接口控制电路包含接口包装器、逻辑电路、多路复用器以及命令解码器。接口包装器在第一接口中收发多个第一信号,在第二接口中将第一信号转换成多个第二信号,且根据第一信号产生至少一个第一命令信号。逻辑电路接收第二信号,且根据第二信号产生第二命令信号。多路复用器接收第一命令信号及第二命令信号,且根据第一命令信号及第二命令信号产生第三命令信号。命令解码器接收第三命令信号,且根据第三命令信号产生已解码命令。
技术领域
本发明涉及一种集成电路及其接口控制电路,且更具体地说,涉及可在集成电路总线接口与串行外围接口间处理多种格式信号的接口控制电路。
背景技术
在常规技术中,可通过集成电路(I2C)接口和/或串行外围接口(SPI)存取具有带电可擦除可编程只读存储器(Electrically-Erasable Programmable Read-Only Memory,EEPROM)的集成电路。在应用方面,I2C接口不仅具有比SPI低的操作速度,I2C接口的硬件结构也较比SPI更简单。也就是说,I2C接口及SPI皆具有其使用优点。此外,为了节省产品光罩的成本,在单芯片中提供I2C接口及SPI的组合设计可为一种良好解决方案。
发明内容
本发明提供一种集成电路及一种可处理多种格式的信号的接口控制电路。
接口控制电路包含接口包装器、逻辑电路、多路复用器以及命令解码器。接口包装器在第一接口中收发多个第一信号,在第二接口中将第一信号转换成多个第二信号,且根据第一信号产生至少一个第一命令信号。逻辑电路接收第二信号,且根据第二信号产生第二命令信号。多路复用器接收第一命令信号及第二命令信号,且根据第一命令信号及第二命令信号产生第三命令信号。命令解码器接收第三命令信号,且根据第三命令信号产生已解码命令。
集成电路包含非易失性存储器及上文提到的接口控制电路。接口控制电路转换第一信号以产生用于存取非易失性存储器的多个存取控制信号。
基于上文,在本发明的实施例中,接口控制电路提供组合接口解决方案,且芯片可通过接口控制电路接收多种格式的信号。
为了使本公开的以上特征和优点更好理解,如下参考附图详细地描述几个实施例。
附图说明
包含附图以提供对本公开内容的进一步理解,且附图并入本说明书中并构成本说明书的一部分。附图为本公开的实施例,并与描述一起用于解释本公开的原理。
图1为根据本公开的实施例的接口控制电路的框图;
图2A为根据本公开的实施例的接口控制电路的写入操作的波形曲线图;
图2B为根据本公开的实施例的接口控制电路的读取操作的波形曲线图;
图3为根据本公开的实施例的集成电路的框图。
附图标号说明
100、310:接口控制电路;
110:接口包装器;
120:逻辑电路;
130:多路复用器;
140:命令解码器;
150:输入输出缓冲器;
300:集成电路;
320:非易失性存储器;
ACK:应答信号;
BP_addr:旁路地址信号;
BP_cmd:旁路命令信号;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华邦电子股份有限公司,未经华邦电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110668049.4/2.html,转载请声明来源钻瓜专利网。