[发明专利]集成电路及其接口控制电路在审
申请号: | 202110668049.4 | 申请日: | 2021-06-16 |
公开(公告)号: | CN114155898A | 公开(公告)日: | 2022-03-08 |
发明(设计)人: | 黄平;林纪舜 | 申请(专利权)人: | 华邦电子股份有限公司 |
主分类号: | G11C16/06 | 分类号: | G11C16/06;G06F13/16;G06F13/40;G06F13/42 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 宋兴;臧建明 |
地址: | 中国台湾台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 集成电路 及其 接口 控制电路 | ||
1.一种接口控制电路,包括:
接口包装器,在第一接口中收发多个第一信号,在第二接口中将所述第一信号转换成多个第二信号,以及根据所述第一信号产生至少一个第一命令信号;
逻辑电路,耦接到所述接口包装器,以及接收所述第二信号,根据所述第二信号产生第二命令信号;
多路复用器,耦接到所述接口包装器及所述逻辑电路,接收所述第一命令信号及所述第二命令信号,以及根据所述第一命令信号及所述第二命令信号产生第三命令信号;以及
命令解码器,耦接到所述多路复用器及所述逻辑电路,接收所述第三命令信号且根据所述第三命令信号产生已解码命令。
2.根据权利要求1所述的接口控制电路,其中所述第一接口为集成电路接口,且所述第二接口为串行外围接口。
3.根据权利要求2所述的接口控制电路,其中所述接口包装器根据所述第一信号检测集成电路开始条件及集成电路停止条件,以将所述第二信号的芯片选择信号转换成在两个不同逻辑电平之间转变。
4.根据权利要求2所述的接口控制电路,其中所述接口包装器基于所述第一信号将集成电路接收应答周期转换成串行外围接口数据读取周期,且将集成电路发送应答周期转换成串行外围接口数据加载周期。
5.根据权利要求2所述的接口控制电路,其中所述接口包装器基于所述第一信号通过检测集成电路测试模式序列来启用串行外围接口测试模式。
6.根据权利要求1所述的接口控制电路,其中所述多路复用器根据所述第一命令信号产生逻辑状态控制信号,其中所述逻辑状态控制信号为旁路命令信号、旁路地址信号以及旁路数据信号中的一个。
7.根据权利要求6所述的接口控制电路,其中所述命令解码器配置成:
根据所述旁路命令信号产生已解码命令以在串行外围接口逻辑操作中跳过命令周期;
根据所述旁路地址信号产生已解码命令以在所述串行外围接口逻辑操作中跳过地址周期;或
根据所述旁路数据信号产生已解码命令以在所述串行外围接口逻辑操作中跳过数据周期。
8.根据权利要求2所述的接口控制电路,其中所述多路复用器基于第一命令信号将具有读取模式的集成电路总线装置选择码转换成串行外围接口读取命令。
9.根据权利要求2所述的接口控制电路,其中所述多路复用器基于第一命令信号将具有写入模式的集成电路总线装置选择码转换成串行外围接口写入命令。
10.根据权利要求2所述的接口控制电路,其中所述逻辑电路为有限状态机且根据已解码命令进一步产生存取控制信号。
11.一种集成电路,包括:
非易失性存储器;以及
如权利要求1所述的接口控制电路,
其中所述接口控制电路耦接到所述非易失性存储器,以及转换所述第一信号以产生多个存取控制信号以用于存取所述非易失性存储器。
12.根据权利要求11所述的集成电路,其中所述第一接口为集成电路总线接口,且所述第二接口为串行外围接口,其中所述逻辑电路耦接到所述非易失性存储器,以及所述逻辑电路为有限状态机且根据已解码命令进一步产生存取控制信号以用于存取所述非易失性存储器。
13.根据权利要求11所述的集成电路,还包括模式选择位,其中所述模式选择位通过集成电路总线测试模式设置以将所述集成电路配置成串行外围接口模式。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华邦电子股份有限公司,未经华邦电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110668049.4/1.html,转载请声明来源钻瓜专利网。