[发明专利]一种高速测试系统及其使用方法在审
申请号: | 202110504429.4 | 申请日: | 2021-05-10 |
公开(公告)号: | CN115327337A | 公开(公告)日: | 2022-11-11 |
发明(设计)人: | 曹佶;赵宝忠 | 申请(专利权)人: | 浙江杭可仪器有限公司 |
主分类号: | G01R31/28 | 分类号: | G01R31/28 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 311200 浙江省杭州市萧山区*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 高速 测试 系统 及其 使用方法 | ||
1.一种高速测试系统,其特征在于:包括控制单元、数字图形发生单元、参数测试单元、高速信号传输单元和测试板,所述数字图形发生单元和所述参数测试单元均分别与所述控制单元信号连接,所述数字图形发生单元、所述参数测试单元和所述测试板均分别信号连接所述高速信号传输单元,所述参数测试单元包括信号连接的电源参数测试电路和多路数字IO口,多路数字IO口与所述高速信号传输单元信号连接。
2.根据权利要求1所述的高速测试系统,其特征在于:所述控制单元包括ARM处理器和CPLD芯片,所述ARM处理器通过所述CPLD芯片与所述数字图形发生单元信号连接。
3.根据权利要求2所述的高速测试系统,其特征在于:所述数字图形发生单元包括四片FPGA芯片,所述CPLD芯片通过GPIO端口分别与四片FPGA芯片信号连接。
4.根据权利要求3所述的高速测试系统,其特征在于:所述数字图形发生单元还包括四片SDRAM,所述FPGA芯片与所述SDRAM信号连接。
5.根据权利要求4所述的高速测试系统,其特征在于:所述ARM处理器为Cortex-A9处理器,所述FPGA芯片为FPGA Kintex-7,所述测试板为老化板。
6.根据权利要求1所述的高速测试系统,其特征在于:所述电源参数测试电路包括输入端S1、二极管V1、二极管V2、电源VCC和输出端S2,所述输入端S1与所述高速信号传输单元电性连接,所述输入端S1与所述二极管V1的阴极电性连接,所述电源VCC与所述二极管V1的阳极电性连接,所述输入端S1与所述二极管V2的阳极电性连接,所述二极管V2的阴极与所述输出端S2电性连接,所述输出端S2与所述控制单元电性连接。
7.根据权利要求1所述的高速测试系统,其特征在于:所述高速信号传输单元包括用于减小信号串扰的圆弧弯曲带状连接器。
8.一种权利要求1-7中任一项所述的高速测试系统的使用方法,其特征在于,包括:
步骤A:完成所述控制单元、所述数字图形发生单元和所述参数测试单元的配置和初始化;
步骤B:所述控制单元向所述数字图形发生单元输出测试命令,所述图形发生单元根据所述测试命令生成测试信号,所述图形发生单元把所述测试信号传输给所述高速信号传输单元;
步骤C:所述高速信号传输单元把所述测试信号传输给所述测试板,所述测试板对待测芯片进行功能测试;
步骤D:所述测试板把测试后的反馈信息通过所述高速信号传输单元回传至所述参数测试单元和所述数字图形发生单元,所述参数测试单元通过所述反馈信息对待测芯片的参数进行测试。
9.根据权利要求8所述的高速测试系统的使用方法,其特征在于,在所述步骤A中,所述数字图形发生单元包括FPGA芯片,所述FPGA芯片选择SelectMAP模式,所述高速信号传输单元采用差分传输方式传输测试信号。
10.根据权利要求8所述的高速测试系统的使用方法,其特征在于,在所述步骤B中,所述图形发生单元包括SDRAM,所述SDRAM初始化后,可设置burst为1的操作模式,当需要更改操作模式时,通过所述控制单元更改操作模式。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江杭可仪器有限公司,未经浙江杭可仪器有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110504429.4/1.html,转载请声明来源钻瓜专利网。