[发明专利]数据传输电路、方法及存储装置在审
申请号: | 202110397072.4 | 申请日: | 2021-04-13 |
公开(公告)号: | CN115206362A | 公开(公告)日: | 2022-10-18 |
发明(设计)人: | 张良 | 申请(专利权)人: | 长鑫存储技术有限公司 |
主分类号: | G11C7/10 | 分类号: | G11C7/10;G11C5/14;G11C29/42 |
代理公司: | 华进联合专利商标代理有限公司 44224 | 代理人: | 杨明莉 |
地址: | 230601 安徽省合肥市*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据传输 电路 方法 存储 装置 | ||
1.一种数据传输电路,其特征在于,包括:
比较模块,与全局数据线及数据总线均电连接,用于接收所述全局数据线上的全局数据和所述数据总线上的总线数据,并将所述全局数据和所述总线数据进行比较,以输出所述全局数据与所述总线数据不相同的位数是否超过预设阈值的比较结果,其中,所述全局数据与所述总线数据具有相同的预设位宽;
修正模块,与所述全局数据线电连接,用于接收所述全局数据和所述全局数据线上的校验码数据,并根据所述校验码数据对所述全局数据进行检错和/或纠错,生成修正后数据;
第一数据转换模块,与所述数据总线、所述比较模块及所述修正模块均电连接,用于在所述比较结果超过预设阈值的情况下,将所述修正后数据取反后传输至所述数据总线,并在所述比较结果未超过所述预设阈值的情况下,将所述修正后数据传输至所述数据总线,所述第一数据转换模块还输出用于表征所述比较结果是否超过预设阈值的标记信号;
恢复模块,与所述数据总线、串并转换模块均电连接,用于根据所述标记信号的值将所述数据总线上的数据或取反后的数据传输至所述串并转换模块。
2.根据权利要求1所述的数据传输电路,其特征在于,还包括:
编码模块,与所述全局数据线和所述数据总线均电连接,用于在写入操作时根据所述数据总线上的总线数据生成所述校验码数据,并将所述校验码数据传输至所述全局数据线。
3.根据权利要求2所述的数据传输电路,其特征在于,所述编码模块包括ECC编码单元。
4.根据权利要求1-3任一项所述的数据传输电路,其特征在于,所述恢复模块与所述串并转换模块之间的数据传输路径长度,小于所述恢复模块与所述第一数据转换模块之间的数据传输路径长度。
5.根据权利要求4所述的数据传输电路,其特征在于,还包括缓冲使能模块;
所述第一数据转换模块依次经由至少一个所述缓冲使能模块与所述恢复模块连接,用于缓冲所述数据总线传输的数据。
6.根据权利要求1-3任一项所述的数据传输电路,其特征在于,所述预设阈值为所述预设位宽的一半;所述比较模块包括:
比较单元,用于对所述全局数据和所述总线数据进行逐位比较,并输出每一位的比较状态数据;
状态识别单元,电连接所述比较单元及所述第一数据转换模块,用于对每一位的比较状态数据进行统计,并根据统计结果生成所述比较结果。
7.根据权利要求6所述的数据传输电路,其特征在于,所述第一数据转换模块包括:
第一传输单元,电连接所述数据总线、所述修正模块,以及通过第一反相单元与所述状态识别单元的输出端电连接,用于在所述比较结果未超过所述预设阈值的情况下,将所述修正后数据传输至所述数据总线;
第二传输单元,电连接所述数据总线、所述状态识别单元的输出端,以及通过第二反相单元与所述修正模块电连接,用于在所述比较结果超过所述预设阈值的情况下,将所述修正后数据取反后传输至所述数据总线。
8.根据权利要求1-3任一项所述的数据传输电路,其特征在于,所述恢复模块用于在所述比较结果超过所述预设阈值的情况下,将所述数据总线上的数据取反后传输至所述串并转换模块,并在所述比较结果未超过所述预设阈值的情况下,将所述数据总线上的数据传输至所述串并转换模块。
9.根据权利要求1-3任一项所述的数据传输电路,其特征在于,还包括:
读写转换单元,与本地数据线及所述全局数据线均电连接,用于响应读命令,根据所述本地数据线上的数据生成所述全局数据,并将所述全局数据传输至所述全局数据线。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长鑫存储技术有限公司,未经长鑫存储技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110397072.4/1.html,转载请声明来源钻瓜专利网。