[发明专利]内存信号线时延补偿方法有效
申请号: | 202011305953.0 | 申请日: | 2020-11-19 |
公开(公告)号: | CN112397109B | 公开(公告)日: | 2023-05-09 |
发明(设计)人: | 杨光林;杜树安;王德敬;林少芳;韩亚男 | 申请(专利权)人: | 成都海光集成电路设计有限公司 |
主分类号: | G11C5/06 | 分类号: | G11C5/06;G11C7/22;G11C11/4076 |
代理公司: | 北京兰亭信通知识产权代理有限公司 11667 | 代理人: | 陈晓瑜 |
地址: | 610041 四川省成都市高新区天府大道*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 内存 信号线 补偿 方法 | ||
本发明提供一种内存信号线时延补偿方法,包括:依据内存信号的输入位置和输出位置,设置多根内存信号线;依据所述多根内存信号线的走线参数,确定所述多根内存信号线的时延;依据所述多根内存信号线的时延,确定所述多根内存信号线各自对应的第一补偿值;将所述第一补偿值保存,以依据所述第一补偿值补偿对应的所述内存信号线的时延。本发明提供的技术方案,能够在确保内存信号线时延的前提下,减少等长绕线,降低设计的难度,减少成本。
技术领域
本发明涉及信号传输技术领域,尤其涉及一种内存信号线时延补偿方法。
背景技术
DDR(双倍速率同步动态随机存储器)是用来存储计算机正在运行的程序和程序运行过程中的数据的介质,是计算机系统中一个不可或缺的组成部分,随着计算机处理器计算速度的提高,DDR的运行速率也相应提高,这对处理器的DDR的走线的要求越来越严格。
DDR信号的采样方式是以DQS为采样信号,对一个字节的数据进行采样。这种采样方式要求一个字节内的信号时延要控制在一定的范围内,确保被采样的信号群有足够大的采样时间窗口,以便采样信号进行采样。
传统的DDR走线设计方法需要上进行等长绕线,以确保DDR走线时延相同。但是,这种设计方法对于信号密集,走线复杂度高的情况来说,需要增加额外的叠层进行时延等长绕线,这无疑导致了成本的增加。
发明内容
本发明提供的内存信号线时延补偿方法,能够在确保内存信号线时延的前提下,减少等长绕线,降低设计的难度,减少成本。
本发明提供一种内存信号线时延补偿方法,包括:
依据内存信号的输入位置和输出位置,设置多根内存信号线;
依据所述多根内存信号线的走线参数,确定所述多根内存信号线的时延;
依据所述多根内存信号线的时延,确定所述多根内存信号线各自对应的第一补偿值;
将所述第一补偿值保存,以依据所述第一补偿值补偿对应的所述内存信号线的时延。
可选地,依据所述多根内存信号线的走线参数,确定所述多根内存信号线的时延包括:
对所述多根信号线的S参数进行提取;
依据所述S参数对所述多根信号线进行时域仿真;
依据所述时域仿真结果,确定所述多根内存信号线各自对应的时延。
可选地,依据所述多根内存信号线的走线参数,确定所述多根内存信号线的时延包括:
由所述多根信号线的输入端输入信号;
由所述多根信号线的输出端读取信号并依据读取的信号确定所述多根内存信号线的时延。
可选地,依据所述多根内存信号线的时延,确定所述多根内存信号线各自对应的第一补偿值包括:
将所述多根内存信号线各自对应的时延取相反数,以所述相反数作为对应的内存信号线的第一补偿值。
可选地,还包括:
以所述第一补偿值对通过所述内存信号线传输的信号进行补偿,以形成补偿信号;
依据所述补偿信号进行内存训练,以得到第二补偿值;
将所述第二补偿值进行保存,以依据所述第二补偿值和所述第一补偿值对所述内存信号线进行补偿。
可选地,依据所述第二补偿值和所述第一补偿值对所述内存信号线进行补偿包括:
将所述第一补偿值和第二补偿值进行累加,将累加结果作为对应的内存信号线的补偿值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都海光集成电路设计有限公司,未经成都海光集成电路设计有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011305953.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种防止智能门锁误报警的方法及智能门锁系统
- 下一篇:发动机托架总成