[发明专利]一种用在PLL中的频率检测与跟踪加速电路在审
| 申请号: | 202011037901.X | 申请日: | 2020-09-28 |
| 公开(公告)号: | CN112543023A | 公开(公告)日: | 2021-03-23 |
| 发明(设计)人: | 徐兴;章彬;蓝龙伟;蔡宏达;胡锦 | 申请(专利权)人: | 苏州锐迪联电子科技有限公司 |
| 主分类号: | H03L7/087 | 分类号: | H03L7/087 |
| 代理公司: | 苏州通途佳捷专利代理事务所(普通合伙) 32367 | 代理人: | 闵东 |
| 地址: | 215000 江苏省苏州市张家港市*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 pll 中的 频率 检测 跟踪 加速 电路 | ||
1.一种用在PLL中的频率检测与跟踪加速电路,其特征在于,包括:
信号输入模块,包括用于输入上升信号的up输入端、用于输入下降信号的down输入端、异或门,所述up输入端、所述down输入端分别与所述异或门的输入端相连;
时钟产生模块,包括用于获取采样信号的clk_fb输入端、用于获取使能的en连接端、三路输入与门,所述clk_fb输入端、所述en连接端分别与所述三路输入与门的第一输入端、第二输入端相连;
第一取样模块,包括第一延迟链delay chain1、第一D触发器单元,所述第一延迟链delay chain1的输入端与所述三路输入与门的输出端相连,所述第一延迟链delay chain1的输出端与所述第一D触发器单元的ck端相连,所述第一D触发器单元的D端与所述异或门的输出端相连,所述第一D触发器单元的rb端与所述en连接端相连;
第二取样模块,包括第二延迟链delay chain2、第二D触发器单元,所述第二延迟链delay chain2的输入端与所述三路输入与门的输出端相连,所述第二延迟链delay chain2的输出端与所述第二D触发器单元的D端相连,所述第二D触发器单元的ck端与所述三路输入与门的输出端相连,所述第二D触发器单元的sb端与所述en连接端相连;
比较模块,所述第一D触发器单元的Q端、所述第二D触发器单元的Q端分别与所述比较模块的输入端相连;
供电输出模块,包括供电输出端ACC、供电判断两路输入与门,所述供电判断两路输入与门的第一输入端与所述比较模块的输出端相连,所述供电判断两路输入与门的第二输入端与所述en连接端相连,所述供电判断两路输入与门的输出端与所述供电输出端ACC相连;
锁定模块,包括锁定信号输出端lock、锁定判断非门,所述锁定判断非门的输入端与所述比较模块的输出端、所述en连接端相连,所述锁定判断非门的输出端与所述锁定信号输出端lock相连。
2.根据权利要求1所述的一种用在PLL中的频率检测与跟踪加速电路,其特征在于,所述比较模块包括第一非门、第二非门、第三非门、第四非门、锁定判断两路输入与门、第三D触发器、第四D触发器;
所述第一非门的输入端与所述第一D触发器单元的Q端相连,所述第一非门的输出端与所述第三D触发器的D端相连;
所述第二非门的输入端与所述第二D触发器单元的Q端相连,所述第二非门的输出端与所述锁定判断两路输入与门的第一输入端相连,所述锁定判断两路输入与门的第二输入端与所述第一D触发器单元的Q端相连;
所述第三非门的输入端与所述三路输入与门的输出端相连,所述第三非门的输出端与所述第三D触发器的ck端相连,所述第三D触发器的Q端与所述供电判断两路输入与门的第一输入端相连,所述第三D触发器的sb端与所述en连接端相连;
所述第四非门的输入端与所述第四D触发器的Q端相连,所述第四非门的输出端分别与所述锁定判断非门的输入端、所述三路输入与门的第三输入端相连,所述第四D触发器的D端与所述锁定判断两路输入与门的输出端相连,所述第四D触发器的ck端与所述三路输入与门的输出端相连,所述第四D触发器的rb端与所述第四D触发器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州锐迪联电子科技有限公司,未经苏州锐迪联电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011037901.X/1.html,转载请声明来源钻瓜专利网。





