[发明专利]嵌入式通用串行总线2中继器在审
申请号: | 201980065010.4 | 申请日: | 2019-08-06 |
公开(公告)号: | CN112789605A | 公开(公告)日: | 2021-05-11 |
发明(设计)人: | W·N·貌;S·葛亚尔;B·莎尔玛;黄焕章;D·E·温特;S·M·威宁;M·U·厄尔多甘 | 申请(专利权)人: | 德克萨斯仪器股份有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 北京纪凯知识产权代理有限公司 11245 | 代理人: | 徐东升 |
地址: | 美国德*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 嵌入式 通用 串行 总线 中继 | ||
在一些示例中,一种方法(800)包括在电路处经由差分输入信号接收数据(805),检测经由差分输入信号接收的数据中的上升边沿(810),以及响应于检测到经由差分输入信号接收的数据中的上升边沿,对差分输入信号的共模电压(Vcm)节点进行预充电(815)。Vcm节点是浮动节点。
技术领域
本申请总体涉及通用串行总线,并且更具体地涉及嵌入式通用串行总线2中继器。
发明内容
在一些示例中,一种电路包括第一放大器、第二放大器、第三放大器、静噪检测器、第一电阻器、第二电阻器、第一电容器、第一晶体管和逻辑电路。第一放大器具有耦合到第一节点的第一输入、耦合到第二节点的第二输入、第一输出和第二输出。第二放大器具有耦合到第一放大器的第一输出的第一输入、耦合到第一放大器的第二输出的第二输入、第一输出和第二输出。第三放大器具有耦合到第二放大器的第一输出的第一输入、耦合到第二放大器的第二输出的第二输入、耦合到第三节点的第一输出以及耦合到第四节点的第二输出。静噪检测器具有耦合到第一节点的第一输入、耦合到第二节点的第二输入,以及输出。第一电阻器耦合在第一节点与第五节点之间。第二电阻器耦合在第五节点与第二节点之间。第一电容器耦合在第五节点与接地端子之间。第一晶体管具有耦合到第五节点的源极端子、耦合到第六节点的漏极端子,以及栅极端子。第六节点被配置为接收偏置电压信号。逻辑电路具有耦合到静噪检测器的输出的输入和耦合到第一晶体管的栅极端子的输出。
在一些示例中,一种电路包括静噪检测器、第一电阻器、第二电阻器、第一电容器、第一晶体管、第二电容器、第二晶体管和逻辑电路。静噪检测器具有耦合到第一节点的第一输入、耦合到第二节点的第二输入,以及输出。第一节点被配置为利用浮动中心抽头来接收差分输入信号的正分量。第二节点被配置为利用浮动中心抽头来接收差分输入信号的负分量。第一电阻器耦合在第一节点与第三节点之间。第二电阻器耦合在第三节点与第二节点之间。第一电容器耦合在第三节点与接地端子之间。第一晶体管具有耦合到第三节点的源极端子、耦合到第四节点的漏极端子,以及栅极端子。第二电容器耦合在第四节点与接地端子之间。第二晶体管具有耦合到第六节点的源极端子、被配置为接收偏置电压信号的漏极端子,以及栅极端子。逻辑电路具有耦合到静噪检测器的输出的输入、耦合到第一晶体管的栅极端子的第一输出和耦合到第二晶体管的栅极端子的第二输出。
在一些示例中,一种方法包括:在电路处经由差分输入信号接收数据,检测经由差分输入信号接收的数据中的上升边沿,以及响应于检测到经由差分输入信号接收的数据中的上升边沿,对差分输入信号的共模电压(Vcm)节点进行预充电。Vcm节点是浮动节点。
附图说明
图1示出了根据各种示例的说明性系统的框图。
图2示出了根据各种示例的说明性电路的示意图。
图3示出了根据各种示例的说明性电路的示意图。
图4示出了根据各种示例的说明性电路的示意图。
图5示出了根据各种示例的说明性波形的图表。
图6示出了根据各种示例的说明性波形的图表。
图7示出了根据各种示例的说明性波形的图表。
图8示出了根据各种示例的说明性方法的流程图。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德克萨斯仪器股份有限公司,未经德克萨斯仪器股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201980065010.4/2.html,转载请声明来源钻瓜专利网。