[实用新型]频率锁相环电路有效
申请号: | 201920897130.8 | 申请日: | 2019-06-14 |
公开(公告)号: | CN210041795U | 公开(公告)日: | 2020-02-07 |
发明(设计)人: | 张强;王海嵩;朱亚;马广新 | 申请(专利权)人: | 上海泰坦通信工程有限公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08 |
代理公司: | 31312 上海邦德专利代理事务所(普通合伙) | 代理人: | 田强 |
地址: | 201204 上海市*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 参考电压芯片 数模转换电路 控制电路 电路 模拟放大器 分配电路 整形 模拟放大器电路 电压控制电路 计算相位偏差 输出参考电压 本实用新型 时钟输入脚 频率输出 模转换 频率锁 相环 | ||
1.一种频率锁相环电路,其特征在于,其包括:参考电压芯片电路、数模转换电路、模拟放大器电路、TCXO控制电路、频率整形分配电路;
所述参考电压芯片电路接5V电源并输出参考电压,用于提供2.5V标准参考电压;
所述数模转换电路连接于所述参考电压芯片电路,所述数模转换电路用于提供数字转换模拟参考电压;
所述数模转换电路连接于所述模拟放大器,所述模拟放大器用于模拟电压放大及驱动;
所述模拟放大器连接于所述TCXO控制电路,所述TCXO控制电路用于输出20M信号用于频率分配和整形;
所述TCXO控制电路连接于所述频率整形分配电路,所述频率整形分配电路用于FPGA的20M频率输入。
2.根据权利要求1所述的频率锁相环电路,其特征在于,所述参考电压芯片电路包括:MAX6102芯片,所述MAX6102芯片的1脚接5V电源、2脚接地、3脚接有另一端接地的电容C601、电容C604;
所述MAX6102芯片的3脚接于数模转换电路。
3.根据权利要求1所述的频率锁相环电路,其特征在于,所述数模转换电路包括MAX5541芯片,所述MAX5541芯片的1脚接模拟放大器、2脚接地、3脚接参考电压芯片电路、4脚接触发器FPGA电路、5脚接FPGA电路SPI总线的SCLK脚、6脚接触发器FPGA电路、7脚接地、8脚接5V电源,所述MAX5541芯片的7脚、8脚之间接有电容C602。
4.根据权利要求1所述的频率锁相环电路,其特征在于,所述模拟放大器电路包括运算放大器MAX495,所述运算放大器MAX495的3脚接数模转换电路、2脚接于R603和电阻R604、7脚接5V电源、4脚接地、6脚接TCXO控制电路;
所述电阻R603另一端接地,所述电阻R604另一端接于运算放大器MAX495的6脚。
5.根据权利要求1所述的频率锁相环电路,其特征在于,所述TCXO控制电路包括温补晶振VCTCXO-VTR425A,温补晶振VCTCXO-VTR425A的1脚通过电阻R600接模拟放大器、2脚接地、3脚接频率整形分配电路、4脚接3.3V电源;
所述温补晶振VCTCXO-VTR425A的4脚接有另一端接地的电容C603,温补晶振VCTCXO-VTR425A的1脚接有另一端接地的电容C605。
6.根据权利要求1所述的频率锁相环电路,其特征在于,所述频率整形分配电路包括时钟缓冲器ICS551,时钟缓冲器ICS551的1脚连接于TCXO控制电路、5脚接触发器FPGA电路、6脚接地、7脚和8脚接3.3V电源。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海泰坦通信工程有限公司,未经上海泰坦通信工程有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201920897130.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种信号隔离器
- 下一篇:一种双锁相环频率合成器