[发明专利]一种基于二元扩域的点加和倍点电路及其控制方法有效
申请号: | 201911396345.2 | 申请日: | 2019-12-30 |
公开(公告)号: | CN111198672B | 公开(公告)日: | 2022-03-25 |
发明(设计)人: | 王德明;梁英钊;骆开庆;黄鑫 | 申请(专利权)人: | 华南师范大学 |
主分类号: | G06F7/72 | 分类号: | G06F7/72 |
代理公司: | 广州嘉权专利商标事务所有限公司 44205 | 代理人: | 任毅 |
地址: | 510006 广东省广州市番禺区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 二元 电路 及其 控制 方法 | ||
1.一种基于二元扩域的点加和倍点电路,其特征在于,包括:
有限状态机,用于将点加运算和/或倍点运算分解为模乘运算、模平方运算、模加运算和/或模逆运算;
模乘模块,用于在所述有限状态机的控制下,执行模乘运算;
模平方模块,用于在所述有限状态机的控制下,执行模平方运算;
模加模块,用于在所述有限状态机的控制下,执行模加运算;
模逆模块,用于在所述有限状态机的控制下,执行模逆运算;
数据寄存器,用于存储所述模乘模块、模平方模块、模加模块和/或模逆模块执行运算所产生的中间量;
状态寄存器,用于存储所述有限状态机的现态和/或次态;
计数寄存器,用于存储对所述模乘模块、模平方模块、模加模块和/或模逆模块的调用次数;
控制信号寄存器,用于存储所述模乘模块、模平方模块、模加模块和/或模逆模块执行运算的开始信号和结束信号;
所述模乘模块包括:
第一输入单元,用于在所述有限状态机的控制下,接收m+2位的二进制第一乘数A;
第二输入单元,用于在所述有限状态机的控制下,接收m+2位的二进制第二乘数B;
第一组合逻辑单元,具有多个数据选择器和多个异或门,用于在所述有限状态机的控制下,接收所述第一乘数A的低m位{A3,A2,A1,A0}以及所述第二乘数B的低m位{B3,B2,B1,B0},通过各所述数据选择器从所述{A3,A2,A1,A0}和所述{B3,B2,B1,B0}中选择出数值输入到相应的异或门进行运算,从而输出两个位的输出结果;所述A3、A2、A1、A0、B3、B2,B1和B0的位数均为位;
位乘法器,用于在所述有限状态机的控制下,接收所述第一组合逻辑单元的输出结果并执行乘法计算,从而分别计算出第一中间结果S1=A0B0,第二中间结果S2=(A1+A0)(B1+B0),第三中间结果S3=A1B1,第四中间结果S4=(A2+A0)(B2+B0),第五中间结果S5=(A3+A2+A1+A0)(B3+B2+B1+B0),第六中间结果S6=(A3+A1)(B2+B0),第七中间结果S7=A2B2,第八中间结果S8=(A3+A2)(B3+B2),以及第九中间结果S9=A3B3;
寄存器组,其具有多个存储空间,用于在所述有限状态机的控制下,存储并供读取所述第一中间结果、第二中间结果、第三中间结果、第四中间结果、第五中间结果、第六中间结果、第七中间结果、第八中间结果和第九中间结果;
第二组合逻辑单元,具有多个异或门,用于在所述有限状态机的控制下,获取所述寄存器组中所存储的各中间结果并执行多轮异或运算,从而输出乘积结果
约减单元,用于在所述有限状态机的控制下,对所述乘积结果C执行约减运算;
输出单元,用于在所述有限状态机的控制下,输出所述约减单元的输出结果。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华南师范大学,未经华南师范大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911396345.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:包裹配送控制方法及装置、可读存储介质和终端
- 下一篇:票据管理方法及电子设备