[发明专利]一种控制通信模组的方法、计算机装置及计算机可读存储介质在审

专利信息
申请号: 201910848803.5 申请日: 2019-09-09
公开(公告)号: CN110543443A 公开(公告)日: 2019-12-06
发明(设计)人: 刘海军;吕本强 申请(专利权)人: 西安全志科技有限公司
主分类号: G06F15/167 分类号: G06F15/167;G06F15/177
代理公司: 44262 珠海智专专利商标代理有限公司 代理人: 林永协;鄞汉藩<国际申请>=<国际公布>
地址: 710000 陕西省西安市高新*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 基带处理器 非易失性存储器 第一数据 计算机可读存储介质 计算机装置 读取 应用处理器 架构设计 控制通信 冗余器件 射频系统 数据处理 数据更新 数据交互 通知信息 校验信息 重新传送 数据区 模组 传送 发送 成功 传输 更新
【说明书】:

发明提供一种控制通信模组的方法、计算机装置及计算机可读存储介质,该方法包括读取非易失性存储器中的基带处理器数据区中的第一数据,并传送第一数据至基带处理器;获取基带处理器传输的校验信息,并判断基带处理器是否成功启动,如基带处理器未成功启动,则重新传送第一数据至基带处理器;获取基带处理器所发送的更新第二数据的通知信息,接收第二数据,并将第二数据更新到非易失性存储器中。本发明还提供实现上述方法的计算机装置及计算机可读存储介质。本发明通过对应用处理器、基带处理器、非易失性存储器、射频系统的架构设计及连接设计,并实现良好的数据交互、数据处理,可减少基带处理器一侧的非易失性存储器,实现了减少冗余器件。

技术领域

本发明涉及计算机通信领域,具体的,涉及一种控制通信模组的方法、实现这种方法的计算机装置以及计算机可读存储介质。

背景技术

目前,通信模组的主流架构主要分为两种,第一种通过系统级芯片(SoC)同时封装应用处理器和基带处理器,则应用处理器和基带处理均可以直接访问非易失性存储器。第二种,则是将应用处理器和基带处理器分成两侧,两侧均配置有非易失性存储器,应用处理器和基带处理器均依赖各自的非易失性存储器进行数据的存储和读取。

随着科技的发展,对于冗余器件的删减尤其重要,这影响到器件体积、运行速度的一系列指标。本方案主要针对如上所述的第二种通信模组架构,通过本方案的实施创新,可实现节约元器件、提高性价比,并有望成为日后通信模组的主流架构。

发明内容

本发明的第一目的是提供一种基于应用处理器控制通信模组的方法。

本发明的第二目的是提供一种基于基带处理器控制通信模组的方法。

本发明的第二目的是提供一种实现上述控制通信模组的方法的计算机装置。

本发明的第三目的是提供一种实现上述控制通信模组的方法的计算机可读存储介质。

为实现本发明的第一目的,本发明提供的控制通信模组的方法包括读取非易失性存储器中的基带数据区中的第一数据,并传送第一数据至基带处理器;获取基带处理器传输的校验信息,并判断基带处理器是否成功启动,如基带处理器未成功启动,则重新传送第一数据至基带处理器;获取基带处理器所发送的更新第二数据的通知信息,接收第二数据,并将第二数据更新到非易失性存储器中。

由上述方案可见,本发明中应用处理器可实现与基带处理器之间的数据交互,同时可将基带处理器需要更新的相关数据存储至非易失性存储器,实现了基带处理器一端无非易失性存储器的设置也可完成对相关更新数据的存储,减少了冗余器件,提高了性价比。

进一步的方案是,第一数据包括基带固件数据、配置数据、文件信息的数据。

更进一步的方案是,校验信息包括校验成功信息或检验失败信息。

更进一步的方案是,第二数据包括基带处理器运行时更新的配置数据、文件信息的数据。

可见,应用处理器与基带处理器之间通过良好的数据交互实现数据的存储和传送,同时第一数据和第二数据所包括的数据范围具有针对性,使各个环节之间能接收到需要的数据。

为实现本发明的第二目的,本发明提供的控制通信模组的方法包括接收应用处理器发送的第三数据,并判断第三数据是否通过校验,如是,则向应用处理器发送校验成功信息,并运行固件;如否,则向应用处理器发送校验失败信息,并返回初始状态;在第三数据通过校验后进入运行状态;判断运行过程中是否需要更新数据,如是,则存储所更新的数据至应用处理器,并通知应用处理器需要更新数据。

由上述方案可见,本发明中基带处理器可通过与应用处理器之间的数据交互来实现启动运行状态并更新相关数据,同时通过应用处理器进行更新数据的存储,实现了无非易失性存储器的设置也可完成对相关更新数据的存储,减少了冗余器件,提高了性价比。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安全志科技有限公司,未经西安全志科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201910848803.5/2.html,转载请声明来源钻瓜专利网。

同类专利
  • 多处理器通信方法及装置-201910953078.8
  • 贾复山;王晶;张焱 - 盛科网络(苏州)有限公司
  • 2019-10-09 - 2020-01-03 - G06F15/167
  • 本发明提供一种多处理器通信方法及装置,所述装置包括:数据交互处理模块,以及至少一组通过数据交互处理模块进行数据交互的发送接收组件;每组发送接收组件包括:独立设置的发送模块和接收模块;发送模块包括:发送端处理器和发送端内存单元,发送端处理器用于当数据有写入的需求时,将目标数据写入发送端内存单元;接收模块包括:接收端处理器和接收端内存单元,接收端处理器用于当有数据读出的需求时,从接收端内存单元读出数据;数据交互处理模块对应每组发送接收组件至少配置一个数据接收和数据发送通道,其包括:发送数据控制器、发送中断控制器、接收数据控制器和接收中断控制器。本发明可以在多个处理器之间实现高效、快速的数据交互。
  • 一种控制通信模组的方法、计算机装置及计算机可读存储介质-201910848803.5
  • 刘海军;吕本强 - 西安全志科技有限公司
  • 2019-09-09 - 2019-12-06 - G06F15/167
  • 本发明提供一种控制通信模组的方法、计算机装置及计算机可读存储介质,该方法包括读取非易失性存储器中的基带处理器数据区中的第一数据,并传送第一数据至基带处理器;获取基带处理器传输的校验信息,并判断基带处理器是否成功启动,如基带处理器未成功启动,则重新传送第一数据至基带处理器;获取基带处理器所发送的更新第二数据的通知信息,接收第二数据,并将第二数据更新到非易失性存储器中。本发明还提供实现上述方法的计算机装置及计算机可读存储介质。本发明通过对应用处理器、基带处理器、非易失性存储器、射频系统的架构设计及连接设计,并实现良好的数据交互、数据处理,可减少基带处理器一侧的非易失性存储器,实现了减少冗余器件。
  • 一种双处理器通信方法及其通讯装置-201910711700.4
  • 嵇薇薇;杨焰文 - 广州粒子微电子有限公司
  • 2019-08-02 - 2019-12-03 - G06F15/167
  • 本发明公开了一种双处理器通信方法及其通讯装置,所述双处理器分别为第一处理器和第二处理器,使用自定义目标数据结构,将目标数据存入双端口随机存储器DPRAM动态分配的内存空间中;第一处理器将自定义目标数据结构写入邮箱Mailbox,第一处理器与第二处理器通过邮箱Mailbox相互通信,使第二处理器从相应双端口随机存储器DPRAM的内存空间中读取出目标数据。本发明使用双处理器通信装置中已有的空闲内存空间,使用完即可动态释放,不会额外占用内存空间,也不需要单独开辟一块内存空间,从而节省内存空间;使用设计简单快速的邮箱Mailbox通信机制,可在双处理器之间实现大量数据的快速通信,解决了现有多处理器通信系统中内存使用率低、数据传输速度慢等问题。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top