[发明专利]数据存储方法、存储系统及微控制器在审
| 申请号: | 201910569884.5 | 申请日: | 2019-06-27 |
| 公开(公告)号: | CN110309082A | 公开(公告)日: | 2019-10-08 |
| 发明(设计)人: | 刘鑫龑 | 申请(专利权)人: | 深圳市全智芯科技有限公司 |
| 主分类号: | G06F12/14 | 分类号: | G06F12/14;G06F12/02;G06F15/78 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 518000 广东省深圳市南*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 分区 数据存储 存储 存储介质 配置的 编码顺序 存储系统 微控制器 阈值时 预设 数据存储领域 叠加 赋予 | ||
本发明公开了一种数据存储方法、存储系统及微控制器,涉及数据存储领域,包括将存储介质按配置的大小进行分区,并对各分区赋予唯一的编码;在数据存储时,按照配置的编码顺序,先存储于前一编码对应的分区,并对分区的数据存储次数进行计数;在该分区的数据存储次数达到预设阈值时,按照配置的编码顺序,将数据存储切换至下一编码对应的分区。将存储介质分区,并且给分区进行编码,存储时,根据编码将分区先后使用,并对分区的存储次数进行计数,在其前一分区的存储次数达到预设阈值时,换下一分区继续进行存储,将多个分区的存储次数叠加,从而扩展了存储介质的存储次数。
技术领域
本发明涉及数据存储技术,更具体地说,它涉及一种数据存储方法、存储系统及微控制器。
背景技术
微控制器,又称单片机,是采用超大规模集成电路技术把具有数据处理能力的中央处理器CPU、随机存储器RAM、只读存储器ROM、多种I/O口和中断系统、定时器/计数器等功能(可能还包括显示驱动电路、脉宽调制电路、模拟多路转换器、A/D转换器等电路)集成到一块硅片上构成的一个小而完善的微型计算机系统。
随着微控制器技术的发展,现已广泛应用于各行各业。
目前市面上的单片机绝大部分是OTP的,数据无法断电保存,当有数据需要保存时通常采用外置EEPROM作为存储器。但是外置EEPROM的数据操作方式是公开的,导致EEPROM内的数据无法保密,当涉及敏感数据时无法采用该方案。还有一类OTP单片机内置了EEPROM,则可以解决敏感数据保密问题,但是一般此类单片机价格较贵。
基于FLASH作为存储器的单片机,作为程序载体的ROM本身就是可以多次擦写的,同样也可以作为断电数据保存的载体。FLASH单片机的价格和OTP单片机基本相当;但是FLASH和EEPROM比较其擦写次数不在一个数量级,EEPROM一般擦写次数是10~100万次,FLASH的擦写次数一般是1~10万次。
发明内容
针对现有技术存在的不足,本发明的目的在于提供一种数据存储方法、存储系统及微控制器,具有增大存储介质的存储次数的优点。
为实现上述目的,本发明提供了如下技术方案:
第一方面,提供一种数据存储方法,应用于微控制器,包括
将存储介质按配置的大小进行分区,并对各分区赋予唯一的编码;
在数据存储时,按照配置的编码顺序,先存储于前一编码对应的分区,并对分区的数据存储次数进行计数;
在该分区的数据存储次数达到预设阈值时,按照配置的编码顺序,将数据存储切换至下一编码对应的分区。
采用上述技术方案,将存储介质分区,并且给分区进行编码,存储时,根据编码将分区先后使用,并对分区的存储次数进行计数,在其前一分区的存储次数达到预设阈值时,换下一分区继续进行存储,将多个分区的存储次数叠加,从而扩展了存储介质的存储次数。
进一步,还包括对分区依据使用状况归类为未使用或当前使用或已用完,编码顺序包括由当前使用的分区切换为未使用的分区。
采用上述技术方案,对分区进行归类为已用完、未使用和当前使用,方便存储的切换,提高存储效率。
进一步,在每次数据存储之前,包括
获取可验证通过进行数据存储的数据填入签名;
将数据填入数据缓冲区;
获取数据存储区的地址填入范围;
获取可验证通过进行数据存储的地址填入签名;
将实际存储地址填入地址变量。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市全智芯科技有限公司,未经深圳市全智芯科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910569884.5/2.html,转载请声明来源钻瓜专利网。





