[发明专利]锁存器在审
申请号: | 201910280313.X | 申请日: | 2019-04-09 |
公开(公告)号: | CN110166041A | 公开(公告)日: | 2019-08-23 |
发明(设计)人: | 蒋建伟 | 申请(专利权)人: | 上海华虹宏力半导体制造有限公司 |
主分类号: | H03K19/003 | 分类号: | H03K19/003;H03K19/0175 |
代理公司: | 上海浦一知识产权代理有限公司 31211 | 代理人: | 戴广志 |
地址: | 201203 上海市浦东*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 锁存器 翻转 角标 输出端信号 存储节点 传输门 位节点 电路 输入端信号 逻辑电平 时钟控制 首尾相接 输入节点 瞬态 反馈 涵盖 | ||
1.一种锁存器,其特征在于,所述锁存器至少包括:
四个穆勒C单元:MC2、MC4、MC6、MC8;四个由时钟控制的穆勒C单元:MC1、MC3、MC5、MC7;以及四个传输门TG1、TG2、TG3、TG4;
所述八个穆勒C单元MC1至MC8按照其角标顺序逆时针分布且首尾相接构成环路,令x为1至8的整数,每个穆勒C单元的输出端信号Sx与其角标MCx对应,并且所述八个穆勒C单元的输出端信号S1至S8呈逆时针分布;同一穆勒C单元的两个输入端信号的角标同为奇数或同为偶数;
所述四个传输门TG1至TG4的输出端分别依次连接信号S1、S3、S5、S7;所述四个传输门共有一个输入节点D。
2.根据权利要求1所述的锁存器,其特征在于:所述锁存器的输出节点Q为所述穆勒C单元MC7的输出端信号S7的节点。
3.根据权利要求2所述的锁存器,其特征在于:所述同一穆勒C单元的两个输入端信号的角标同为奇数或同为偶数的组合包括:输入端信号为S1,S3,输出端信号为S4;输入端信号为S2,S4,输出端信号为S5;输入端信号为S3,S5,输出端信号为S6;输入端信号为S4,S6,输出端信号为S7;输入端信号为S5,S7,输出端信号为S8;输入端信号为S6,S8,输出端信号为S1;输入端信号为S7,S1,输出端信号为S2;输入端信号为S8,S2,输出端信号为S3。
4.根据权利要求3所述的锁存器,其特征在于:所述同一穆勒C单元的两个输入端信号同为高电平或同为低电平。
5.一种锁存器,其特征在于,所述锁存器至少包括:
四个穆勒C单元:MC2、MC4、MC6、MC8;四个由时钟控制的穆勒C单元:MC1、MC3、MC5、MC7;以及四个传输门TG1、TG2、TG3、TG4;
所述八个穆勒C单元MC1至MC8按照其角标顺序顺时针分布且首尾相接构成环路,令x为1至8的整数,每个穆勒C单元的输出端信号Sx与其角标MCx对应,并且所述八个穆勒C单元的输出端信号S1至S8呈逆时针分布;同一穆勒C单元的两个输入端信号的角标同为奇数或同为偶数;
所述四个传输门TG1至TG4的输出端分别依次连接信号S1、S7、S5、S3;所述四个传输门共有一个输入节点D。
6.根据权利要求5所述的锁存器,其特征在于:所述锁存器的输出节点Q为所述穆勒C单元MC7的输出端信号S7的节点。
7.根据权利要求6所述的锁存器,其特征在于:所述同一穆勒C单元的两个输入端信号的角标同为奇数或同为偶数的组合包括:输入端信号为S1,S3,输出端信号为S8;输入端信号为S8,S2,输出端信号为S7;输入端信号为S7,S1,输出端信号为S6;输入端信号为S6,S8,输出端信号为S5;输入端信号为S5,S7,输出端信号为S4;输入端信号为S4,S6,输出端信号为S3;输入端信号为S3,S5,输出端信号为S2;输入端信号为S2,S4,输出端信号为S1。
8.根据权利要求7所述的锁存器,其特征在于:所述同一穆勒C单元的两个输入端信号同为高电平或同为低电平。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹宏力半导体制造有限公司,未经上海华虹宏力半导体制造有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910280313.X/1.html,转载请声明来源钻瓜专利网。