[实用新型]电子设备有效
申请号: | 201821845409.3 | 申请日: | 2018-11-09 |
公开(公告)号: | CN209103293U | 公开(公告)日: | 2019-07-12 |
发明(设计)人: | D·达维德斯卡;N·安奎特 | 申请(专利权)人: | 意法半导体(格勒诺布尔2)公司;意法半导体(鲁塞)公司 |
主分类号: | G06F21/60 | 分类号: | G06F21/60 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华;崔卿虎 |
地址: | 法国格*** | 国省代码: | 法国;FR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 外部存储器 加密 信息项 写入 配置 集成电路 加密/解密 处理单元 电子设备 加密密钥 信息集合 电路 生成电路 同一地址 写入电路 信息输入 寻址电路 外部 | ||
1.一种电子设备,其特征在于,包括集成电路和在所述集成电路外部的外部存储器,所述集成电路包括:
处理单元;
信息输入,用于接收要被写入所述外部存储器并且要由所述处理单元处理的信息集合;
生成电路,被配置为生成加密密钥;
寻址电路,被配置为针对旨在被写入所述外部存储器的每个信息项生成所述外部存储器的地址,并且在将所述信息集合写入所述外部存储器的过程中不生成同一地址两次;
第一加密/解密电路,被配置为使用所述加密密钥来对所述地址执行第一加密以获得加密的地址;
第二加密/解密电路,被配置为使用所述加密的地址对所述信息项执行第二加密以获得加密的信息项;以及
写入电路,被配置为将所述加密的信息项写入所述外部存储器的所述地址处。
2.根据权利要求1所述的设备,其特征在于,在写入过程期间,所述寻址电路被配置为生成初始地址,并且在将信息项写入到所述外部存储器的每个操作之后递增所述地址。
3.根据权利要求1所述的设备,其特征在于,所述寻址电路被配置为将所述信息集合写入所述外部存储器的地址范围中,并且响应于确定所述地址范围的所有地址已经在写入过程中被使用而禁止任何新的寻址。
4.根据权利要求1所述的设备,其特征在于,所述生成电路被配置为以随机方式生成所述加密密钥。
5.根据权利要求1所述的设备,其特征在于,所述生成电路被配置为在每个新的写入过程之前生成新的加密密钥。
6.根据权利要求1所述的设备,其特征在于,所述第二加密/解密电路包括异或运算器。
7.根据权利要求6所述的设备,其特征在于,所述第二加密/解密电路包括被配置为根据加扰码来修改所述异或运算器的输入的加扰电路。
8.根据权利要求1所述的设备,其特征在于,所述处理单元包括微控制器。
9.根据权利要求1所述的设备,其特征在于,所述信息集合包括程序代码,所述程序代码包括代码数据并且旨在由所述处理单元运行。
10.根据权利要求1所述的设备,其特征在于,所述集成电路进一步包括被配置为存储所述加密密钥的内部存储器。
11.根据权利要求10所述的设备,其特征在于,响应于所述外部存储器包含加密的信息项,所述第一加密/解密电路被配置为从所述内部存储器中提取所述加密密钥并且使用所述加密密钥来加密要读取信息项的每个地址,其中所述集成电路进一步包括被配置为读取在所述外部存储器中的所述地址处的所述加密的信息项的读取电路,并且其中所述第二加密/解密电路被配置为利用所述加密的地址解密所读取的加密的信息项,并且向所述处理单元的寄存器传送所解密的代码数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法半导体(格勒诺布尔2)公司;意法半导体(鲁塞)公司,未经意法半导体(格勒诺布尔2)公司;意法半导体(鲁塞)公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201821845409.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:用于存储介质的安装结构和加密移动存储装置
- 下一篇:一种防泄密金融安全终端