[实用新型]一种并口读写SPI接口的控制装置有效
申请号: | 201820328204.1 | 申请日: | 2018-03-12 |
公开(公告)号: | CN207909115U | 公开(公告)日: | 2018-09-25 |
发明(设计)人: | 党宗学 | 申请(专利权)人: | 党宗学 |
主分类号: | G06F13/38 | 分类号: | G06F13/38;G06F13/40 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 474173 河*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 输入端 串行数据发送电路 串行数据接收电路 并口控制电路 控制装置 并口 控制电路输出端 控制电路 片选信号 时钟分频 输出端 读写 信号控制电路 接片 外设 | ||
一种并口读写SPI接口的控制装置,包括时钟分频控制电路,并口控制电路,片选信号控制电路,串行数据发送电路,串行数据接收电路。其中,时钟分频控制电路输出端接片选信号控制电路输入端;片选信号控制电路输出端接串行数据发送电路输入端,接串行数据接收电路输入端;并口控制电路输出端接串行数据发送电路输入端;串行数据接收电路输出端接并口控制电路输入端。这种控制装置具有控制简单,采用并口;控制SPI从外设方便的优点。
技术领域
本实用新型涉及通信电路技术领域,尤其涉及到一种并口读写SPI接口的控制装置。
背景技术
并口是做为一种常用的接口,它具有传输的数据位数多;传输的速度快;能并行同时传送;控制过程简单,仅仅需要读写,复位信号控制下就能完成外设的访问等,并口已广泛使用的接口,已在微控制器,DSP,处理器,以及计算机中广泛使用。
SPI接口是我们常见的一种通信接口,SPI接口具有信号连接线少;通信速率高等优点,被我们广泛使用。实现SPI通信必须有SPI主控器,然而,现有的SPI主控器大多数集成在控制器中,这将造成一些不足:设计中需要配置SPI的内部寄存器;需要编写软件程序;对使用者的专业要求较高;通信速度不高等。
发明内容
本实用新型所要解决的技术问题在于克服现有的读写SPI接口从设备的不足,提供了一种并口读写SPI接口的控制装置。一种并口读写SPI接口的控制装置具有控制简单,采用并口;控制SPI从外设方便的优点。
解决上述问题采用的技术方案是:
本实用新型利用集成电路U7(82C55A),连接器J1进行并口数据接收,并将并口数据发送到集成电路U7的PA,PB,PC端口;利用集成电路U6,U11(DM74LS564),U8(SN54LS674)进行SPI接口数据的发送处理;利用集成电路U9,U10进行进行SPI接口数据的接收处理;利用集成电路U2,U3,U4进行SPI接口的片选信号处理;利用集成电路U1(SN54LS292),有源晶振Y1进行SPI接口时钟分频处理。
附图说明
图1是本实用新型电气原理方框图。
图2是图1中时钟分频控制电路,并口控制电路,片选信号控制电路,串行数据发送电路,串行数据接收电路的电子线路原理图。
具体实施方式
下面结合附图和实施例对本实用新型做进一步详细说明。
实施例1
在图1中,本实用新型一种并口读写SPI接口的控制装置是由时钟分频控制电路,并口控制电路,片选信号控制电路,串行数据发送电路,串行数据接收电路连接构成。其中,时钟分频控制电路输出端接片选信号控制电路的输入端;片选信号控制电路输出端接串行数据发送电路的输入端,接串行数据接收电路的输入端;并口控制电路输出端接串行数据发送电路的输入端;串行数据接收电路的输出端接并口控制电路的输入端。
在图2中,本实用新型时钟分频控制电路是由按钮开关S1~S5,集成电路U1,晶振Y1连接构成,其中,按钮开关S1~S5的一端接地,晶振Y1的引脚2接地,集成电路U1的引脚11,16接5V,晶振Y1的引脚4接5V,电阻R1~R5的一端接3V,电阻R1的另一端接集成电路U1的引脚2,接按钮开关S5的另一端;电阻R2的另一端接集成电路U1的引脚14,接按钮开关S4的另一端;电阻R3的另一端接集成电路U1的引脚15,接按钮开关S3的另一端;电阻R4的另一端接集成电路U1的引脚1,接按钮开关S2的另一端;电阻R5的另一端接集成电路U1的引脚10,接按钮开关S1的另一端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于党宗学,未经党宗学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201820328204.1/2.html,转载请声明来源钻瓜专利网。