[发明专利]非易失性存储器设备有效
申请号: | 201811212371.0 | 申请日: | 2018-10-10 |
公开(公告)号: | CN109754838B | 公开(公告)日: | 2023-10-13 |
发明(设计)人: | 申知娟;任政燉;郑秉勋;朴廷埈 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G11C16/08 | 分类号: | G11C16/08;G11C16/10;G11C16/26 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 邵亚丽 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 非易失性存储器 设备 | ||
1.一种非易失性存储器设备,包括:
输出驱动器,用于输出数据信号并且包括:
上拉驱动器,包括具有多个P型晶体管的第一上拉驱动器和具有多个N型晶体管的第二上拉驱动器;以及
下拉驱动器,包括多个N型晶体管,其中具有不同电压电平的一个或多个电源电压被选择性地施加到所述上拉驱动器,并且其中第一电源电压被施加到第一上拉驱动器并且第二电源电压被施加到第二上拉驱动器。
2.如权利要求1所述的非易失性存储器设备,其中,第一电源电压不同于第二电源电压。
3.如权利要求1所述的非易失性存储器设备,其中,第一电源电压等于第二电源电压。
4.如权利要求1所述的非易失性存储器设备,其中,所述输出驱动器基于施加到上拉驱动器的第一电源电压和第二电源电压的电压电平来操作第一上拉驱动器和第二上拉驱动器中的至少一个。
5.如权利要求4所述的非易失性存储器设备,其中,基于第一电源电压的电压电平,第一上拉驱动器的多个P型晶体管将被关闭。
6.如权利要求1所述的非易失性存储器设备,其中:
输出驱动器将基于由输出驱动器接收的上拉操作信号和下拉操作信号来操作,并且
基于上拉操作信号和下拉操作信号的频率来操作上拉驱动器中的第一上拉驱动器和第二上拉驱动器中的至少一个。
7.如权利要求6所述的非易失性存储器设备,其中,基于所述上拉操作信号的频率,第一上拉驱动器的多个P型晶体管将被关闭。
8.如权利要求1所述的非易失性存储器设备,其中,所述下拉驱动器包括多个P型晶体管。
9.一种非易失性存储器设备,包括:
输出驱动器,用于输出数据信号;以及
操作信号生成器,用于生成用于操作所述输出驱动器的多个操作信号,其中,所述输出驱动器包括:
上拉驱动器,包括具有多个P型晶体管的第一上拉驱动器和具有多个N型晶体管的第二上拉驱动器;以及
下拉驱动器,具有多个N型晶体管,其中具有不同电压电平的一个或多个电源电压将被选择性地施加到上拉驱动器。
10.如权利要求9所述的非易失性存储器设备,其中:
第一电源电压将被施加到上拉驱动器的多个P型晶体管,并且
第二电源电压将被施加到上拉驱动器的多个N型晶体管。
11.如权利要求10所述的非易失性存储器设备,其中:
操作信号生成器将接收与施加到上拉驱动器的第一电源电压和第二电源电压有关的信息,并且,
操作信号生成器将基于与第一电源电压和第二电源电压相对应的信息生成多个操作信号。
12.如权利要求11所述的非易失性存储器设备,其中:
操作信号生成器将生成在高电平和低电平之间切换的多个操作信号当中、要发送到第一上拉驱动器的至少一个操作信号,以及
操作信号生成器将生成在高电平和低电平之间切换的多个操作信号当中、要发送到第二上拉驱动器的至少一个操作信号。
13.如权利要求10所述的非易失性存储器设备,其中:
操作信号生成器将生成具有高电平的多个操作信号当中、要分别发送到第一上拉驱动器中的所述多个P型晶体管的操作信号,
操作信号生成器将生成在高电平和低电平之间切换的多个操作信号当中、要发送到第二上拉驱动器的至少一个操作信号,以及
要发送到第二上拉驱动器的至少一个操作信号的高电平的电压电平等于第二电源电压的电压电平。
14.如权利要求9所述的非易失性存储器设备,其中,操作信号生成器将接收时钟信号并且基于所述时钟信号的频率生成所述多个操作信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811212371.0/1.html,转载请声明来源钻瓜专利网。