[发明专利]无局部性提示的向量存储器访问处理器、方法、系统和指令有效
申请号: | 201810179089.0 | 申请日: | 2015-06-18 |
公开(公告)号: | CN108595348B | 公开(公告)日: | 2022-08-16 |
发明(设计)人: | C·J·休斯 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F12/0811 | 分类号: | G06F12/0811;G06F12/0862;G06F9/30 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 李炜;黄嵩泉 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 局部性 提示 向量 存储器 访问 处理器 方法 系统 指令 | ||
1.一种处理器,包括:
多个向量寄存器,所述多个向量寄存器包括第一向量寄存器,所述第一向量寄存器用于存储将具有多个存储器索引的源向量;
多个掩码寄存器,所述多个掩码寄存器包括第一掩码寄存器,所述第一掩码寄存器用于存储断言操作数,所述断言操作数将具有多个断言元素,每个断言元素对应于处于相同的相对位置的源向量的存储器索引;
解码单元,用于对指令解码,所述指令具有用于指定所述第一向量寄存器的第一字段、用于指定所述第一掩码寄存器的第二字段以及用于指示是否将提供非时间的局部性提示的单个位;以及
执行单元,与所述解码单元、所述多个向量寄存器和所述多个掩码寄存器耦合,所述执行单元响应于对所述指令的解码以及所述单个位指示将提供所述非时间的局部性提示,以:
基于用于与相应的断言元素针对其具有第一值的存储器索引对应的存储器位置的非时间的局部性提示发布聚集操作;以及
基于用于与相应的断言元素针对其具有第二值的存储器索引对应的存储器位置的非时间的局部性提示不发布聚集操作。
2.如权利要求1所述的处理器,其中,所述指令具有用于指示所述非时间的局部性提示的类型的至少一个位。
3.如权利要求1所述的处理器,进一步包括通用寄存器,所述通用寄存器用于存储用来对存储器位置进行寻址的基址。
4.如权利要求1所述的处理器,其中,所述多个掩码寄存器包括八个掩码寄存器。
5.如权利要求1所述的处理器,其中,所述第一向量寄存器包括512位。
6.如权利要求1所述的处理器,进一步包括:
第一级高速缓存;以及
第二级高速缓存。
7.如权利要求1所述的处理器,其中,所述处理器是精简指令集计算RISC处理器。
8.如权利要求1所述的处理器,其中,所述解码单元和所述执行单元被包括在乱序核中,并且其中,所述乱序核包括重排序缓冲器ROB。
9.如权利要求1所述的处理器,其中,所述源向量将具有至少四个64位存储器索引。
10.如权利要求1所述的处理器,其中,所述多个存储器索引具有从32位和64位中选出的尺寸。
11.一种处理器,包括:
多个向量寄存器,所述多个向量寄存器包括第一向量寄存器,所述第一向量寄存器用于存储将具有多个存储器索引的源向量;
多个掩码寄存器,所述多个掩码寄存器包括第一掩码寄存器,所述第一掩码寄存器用于存储断言操作数,所述断言操作数将具有多个断言元素,每个断言元素对应于处于相同的相对位置的源向量的存储器索引;
解码单元,用于对指令解码,所述指令具有用于指定所述第一向量寄存器的第一字段、用于指定所述第一掩码寄存器的第二字段以及用于指示是否将提供非时间的局部性提示的单个位;以及
执行单元,与所述解码单元、所述多个向量寄存器和所述多个掩码寄存器耦合,所述执行单元响应于所述指令的解码而用于:
基于与存储器索引对应的断言元素从与所述存储器索引对应的存储器位置加载数据;以及
基于与存储器索引对应的断言元素和所述单个位中的至少一项为所述存储器位置提供非时间的局部性提示。
12.如权利要求11所述的处理器,其中,所述执行单元响应于所述指令的解码而用于:
从与相应的断言元素针对其具有第一值的存储器索引对应的存储器位置加载数据;
为与相应的断言元素针对其具有所述第一值的存储器索引对应的存储器位置提供非时间的局部性提示;以及
不从与相应的断言元素针对其具有第二值的存储器索引对应的存储器位置加载数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810179089.0/1.html,转载请声明来源钻瓜专利网。