[发明专利]像素电路及其驱动方法以及探测器有效
申请号: | 201810083880.1 | 申请日: | 2018-01-29 |
公开(公告)号: | CN108174124B | 公开(公告)日: | 2021-02-19 |
发明(设计)人: | 段立业;史永明;张春倩;梁魁;刘晓惠 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
主分类号: | H04N5/32 | 分类号: | H04N5/32;H04N5/369 |
代理公司: | 北京市中咨律师事务所 11247 | 代理人: | 刘薇;李峥 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 电路 及其 驱动 方法 以及 探测器 | ||
1.一种像素电路,包括:
光电转换电路,其连接第一节点和第一电压端,并被配置为将光信号转换成电信号;
复位电路,其连接复位端、所述第一节点和所述第一电压端,并被配置为根据来自所述复位端的复位信号和来自所述第一电压端的第一电压,复位所述第一节点的电压;
放大电路,其连接所述第一节点、第二节点和第三节点,并被配置为放大所述第一节点的电压;
第一控制电路,其连接到第一控制端、第二电压端和所述第二节点,并被配置为根据来自所述第一控制端的电压信号和来自所述第二电压端的第二电压,控制所述第二节点的电压;
第二控制电路,其连接到所述第一节点、所述第三节点和第二控制端,并被配置为根据来自所述第二控制端的电压信号和所述第一节点的电压,控制所述第三节点的电压;
存储电路,其连接到所述第一电压端和所述第三节点,并被配置为存储由所述放大电路输出的电压所对应的电荷;以及
输出电路,其连接到所述第三节点、第三控制端和输出端,并被配置为在所述第三控制端的电压信号的控制下,输出所述存储电路所存储的电荷。
2.根据权利要求1所述的像素电路,其中,所述存储电路包括电容器,
其中,所述电容器的第一端耦接所述第一电压端,所述电容器的第二端耦接所述第三节点。
3.根据权利要求1或2所述的像素电路,其中,所述光电转换电路包括光电二极管,
其中,所述光电二极管的阳极耦接所述第一电压端,所述光电二极管的阴极耦接所述第一节点。
4.根据权利要求1至2中任一项所述的像素电路,其中,所述复位电路包括第一晶体管,
其中,所述第一晶体管的控制极耦接所述复位端,所述第一晶体管的第一极耦接所述第一电压端,所述第一晶体管的第二极耦接所述第一节点。
5.根据权利要求1至2中任一项所述的像素电路,其中,所述放大电路包括放大晶体管,
其中,所述放大晶体管的控制极耦接所述第一节点,所述放大晶体管的第一极耦接所述第二节点,所述放大晶体管的第二极耦接所述第三节点。
6.根据权利要求1至2中任一项所述的像素电路,其中,所述第一控制电路包括第二晶体管,
其中,所述第二晶体管的控制极耦接所述第一控制端,所述第二晶体管的第一极耦接所述第二电压端,所述第二晶体管的第二极耦接所述第二节点。
7.根据权利要求1至2中任一项所述的像素电路,其中,所述第二控制电路包括第三晶体管,
其中,所述第三晶体管的控制极耦接所述第二控制端,所述第三晶体管的第一极耦接所述第一节点,所述第三晶体管的第二极耦接所述第三节点。
8.根据权利要求1至2中任一项所述的像素电路,其中,所述输出电路包括第四晶体管,
其中,所述第四晶体管的控制极耦接所述第三控制端,所述第四晶体管的第一极耦接所述第三节点,所述第四晶体管的第二极耦接所述输出端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810083880.1/1.html,转载请声明来源钻瓜专利网。