[发明专利]具有低泄漏晶体管的触发器电路有效
申请号: | 201780073464.7 | 申请日: | 2017-11-28 |
公开(公告)号: | CN110024289B | 公开(公告)日: | 2023-07-25 |
发明(设计)人: | C·奥古斯丁;R·里奥斯;S·保罗;M·M·哈拉 | 申请(专利权)人: | 英特尔公司 |
主分类号: | H03K3/037 | 分类号: | H03K3/037;H03K3/356;H03K3/012 |
代理公司: | 北京尚诚知识产权代理有限公司 11322 | 代理人: | 龙淳 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 泄漏 晶体管 触发器 电路 | ||
实施例包括用于具有低泄漏晶体管的触发器电路的装置、方法和系统。所述触发器电路可以耦接到集成电路的逻辑电路以在所述逻辑电路处于睡眠状态时存储所述逻辑电路的数据。所述触发器电路可以沿信号路径传递所述逻辑电路的数据信号。电容器可以耦接在所述信号路径与接地之间以在所述逻辑电路处于所述睡眠状态时存储所述数据信号的值。诸如IGZO晶体管的低泄漏晶体管可以耦接在所述电容器与所述信号路径之间,并且可以在所述逻辑电路从所述活动状态转变到所述睡眠状态时选择性地导通以将所述数据信号的值存储在所述电容器中。可以描述和要求保护其他实施例。
相关申请的交叉引用
本申请要求2016年12月28日提交的题目为“FLIP-FLOP CIRCUIT WITH LOW-LEAKAGE TRANSISTORS”的美国申请15/392,559的优先权。
技术领域
本发明的实施例大体涉及电子电路技术领域,并且更具体地涉及具有低泄漏晶体管的触发器电路。
背景技术
本文提供的背景描述用于大体呈现本公开的上下文的目的。目前命名的发明人的工作(在本背景部分中描述其的范围内)以及在提交时可能不具备现有技术资格的描述的各个方面对于本公开而言既不明示也不暗示地承认为现有技术。除非本文另有说明,否则本部分中描述的方法不是本公开中的权利要求的现有技术,并且不因包括在本部分中而被认为是现有技术。
许多电子电路(诸如处理器)使用功率门控来关闭未使用的电路块,由此节省电力。通常,必须保留一些数据以便关闭电路块。该数据可以存储在存储器阵列、触发器和/或锁存器中。用于存储数据的电路元件必须连接到常开电源,所述常开电源在其他电路块被功率门控时未被功率门控。
附图说明
通过结合附图的以下详述可以容易地理解实施例。为了便于本说明,类似的参考标号表示类似的结构元件。在附图的图形中,实施例以示例的方式而非以限制性的方式示出。
图1A示出了根据各种实施例的耦接到电源的集成电路,所述集成电路包括具有逻辑和触发器的电路块。
图1B示出了根据各种实施例的图1A的电路块的替代性布置。
图2示出了根据各种实施例的可包括在图1的触发器阵列中的触发器电路。
图3示出了根据各种实施例的可提供给图2的触发器电路和/或图1的电路块的信号的电压-时间曲线图。
图4示出了根据各种实施例的可包括在图1的触发器阵列中的另一个触发器电路。
图5示出了根据各种实施例的可提供给图4的触发器电路和/或图1的电路块的信号的电压-时间曲线图。
图6示出了根据各种实施例的被配置成采用本文描述的装置和方法的示例性系统。
具体实施方式
实施例包括用于具有低泄漏晶体管的触发器电路的装置、方法和系统。触发器电路可以耦接到集成电路的电路块以在电路块处于睡眠状态时存储电路块的数据。触发器电路可以沿信号路径传递电路块的数据信号(例如,响应于时钟信号)。电容器可以耦接在信号路径与接地之间以在电路块处于睡眠状态时存储数据信号的值。诸如薄膜晶体管(TFT,例如,铟-镓锌氧化物(IGZO)晶体管)的低泄漏晶体管可以耦接在电容器与信号路径之间(例如,在触发器的从级)。当电路块从活动状态转变到睡眠状态时,低泄漏晶体管可以选择性地导通,以将电容器导电地耦接到信号路径并由此将数据信号的值存储在电容器中。当电路块从睡眠状态转变回活动状态时,触发器电路可以将数据信号的值恢复回到信号路径。数据信号的值也可以被称为触发器从级值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201780073464.7/2.html,转载请声明来源钻瓜专利网。