[实用新型]一种基于USB3.0的电离层探测系统控制器有效
申请号: | 201720216750.1 | 申请日: | 2017-03-07 |
公开(公告)号: | CN206515817U | 公开(公告)日: | 2017-09-22 |
发明(设计)人: | 刘桐辛;杨国斌;邹龙浩;黄维;许晨;潘凌云 | 申请(专利权)人: | 武汉大学 |
主分类号: | G06F13/42 | 分类号: | G06F13/42;G05B19/042 |
代理公司: | 武汉科皓知识产权代理事务所(特殊普通合伙)42222 | 代理人: | 彭艳君 |
地址: | 430072 湖*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 usb3 电离层 探测 系统 控制器 | ||
1.一种基于USB3.0的电离层探测系统控制器,包括A/D采集,恒温晶体振荡器,上位机;其特征在于,包括依次连接的USB3.0通讯接口、FPGA模块,与所述FPGA模块连接的SPI总线、I/O控制线,与所述SPI总线连接的本振DDS与发射通道DDS、频率调节器,以及与所述I/O控制线连接的开关阵列;所述FPGA模块连接所述A/D采集;所述频率调节器连接所述恒温晶体振荡器;所述USB3.0通讯接口连接所述上位机。
2.如权利要求1所述的基于USB3.0的电离层探测系统控制器,其特征在于,所述USB3.0通讯接口总线控制器选用Cypress公司FX3系列的CYUSB3014,所述CYUSB3014包括USB收发器接口引擎,与所述USB收发器接口引擎分别连接的ARM926EJ-S微处理器,FIFO缓存池I。
3.如权利要求2所述的基于USB3.0的电离层探测系统控制器,其特征在于,所述FPGA模块包括相互连接的数字控制信号模块和控制转换模块,以及相互连接的FIFO缓存池II和读写控制模块;所述A/D采集连接所述FIFO缓存池II。
4.如权利要求3所述的基于USB3.0的电离层探测系统控制器,其特征在于,所述ARM926EJ-S微处理器与所述控制转换模块通过UART连接;所述FIFO缓存池I与所述读写控制模块通过32位数据总线连接。
5.如权利要求1所述的基于USB3.0的电离层探测系统控制器,其特征在于,所述频率调节器包括GPS模块、时钟计数器、时钟驱动器、DAC电压控制器,所述GPS模块连接时钟计数器,所述时钟计数器依次连接FPGA模块、DAC电压控制器、恒温晶体振荡器和时钟驱动器,所述时钟驱动器连接所述时钟计数器。
6.如权利要求1所述的基于USB3.0的电离层探测系统控制器,其特征在于,所述开关阵列包括收发控制开关、本振控制开关、地波压制开关以及多路模拟开关,与所述收发控制开关连接的功率放大器,与所述多路模拟开关连接的亚倍频滤波器组。
7.如权利要求6所述的基于USB3.0的电离层探测系统控制器,其特征在于,所述地波压制开关采用两级开关串联的方式。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉大学,未经武汉大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201720216750.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种光耦传输延时自补偿的RS485电路
- 下一篇:一种交通违章信息自动检索机