[发明专利]抗干扰电路结构和移动终端有效
申请号: | 201711183478.2 | 申请日: | 2017-11-23 |
公开(公告)号: | CN107809506B | 公开(公告)日: | 2020-09-15 |
发明(设计)人: | 武小勇;李枝佩 | 申请(专利权)人: | OPPO广东移动通信有限公司 |
主分类号: | H04M1/02 | 分类号: | H04M1/02;H04M1/19 |
代理公司: | 广州三环专利商标代理有限公司 44202 | 代理人: | 郝传鑫;贾允 |
地址: | 523860 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 抗干扰 电路 结构 移动 终端 | ||
1.一种抗干扰电路结构,其特征在于,包括天线和接近传感器,所述天线用于向外发射辐射信号,所述接近传感器包括互相连接的发射器和接收器,所述接收器包括发射器连接端子,发射器连接端子一端与发射器一端直接连接,发射器发射的检测波的信息可以通过发射器连接端子传输给接收器,所述发射器用于发射检测信号,所述接收器用于接收被反射回的所述检测信号,所述抗干扰电路结构还包括滤波电容,所述滤波电容的一端连接在所述发射器和所述接收器之间,另一端接地,所述滤波电容用于滤除所述辐射信号对所述发射器的干扰;所述发射器的一端与所述接收器连接,另一端与发射器电源连接,所述抗干扰电路结构还包括旁路电容,所述旁路电容的一端连接在所述发射器和所述发射器电源之间,另一端接地。
2.根据权利要求1所述的抗干扰电路结构,其特征在于,所述滤波电容大于等于0.1微法。
3.根据权利要求1所述的抗干扰电路结构,其特征在于,所述抗干扰电路结构还包括:
处理器,所述处理器通过I2C总线与所述接收器连接;和
滤波模块,所述滤波模块连接在所述I2C总线上,所述滤波模块用于滤除所述辐射信号对所述I2C总线的干扰。
4.根据权利要求3所述的抗干扰电路结构,其特征在于,所述I2C总线包括数据线和时钟线,所述数据线用于传输数据信号,所述时钟线用于传输时钟信号,所述滤波模块包括数据滤波电路和时钟滤波电路,所述数据滤波电路连接在所述数据线上,且用于滤除所述辐射信号对所述数据信号的干扰,所述时钟滤波电路连接在所述时钟线上,且用于滤除所述辐射信号对所述时钟信号的干扰。
5.根据权利要求4所述的抗干扰电路结构,其特征在于,所述接收器包括数据端子,所述数据滤波电路包括数据电感,所述数据电感串联在所述数据线上,所述数据电感通过所述数据线一端与所述处理器连接,另一端与所述数据端子连接。
6.根据权利要求5所述的抗干扰电路结构,其特征在于,所述数据滤波电路还包括与所述数据线连接的数据电容,所述数据电容连接于所述处理器与所述数据电感之间,所述数据电容的一端与所述数据线连接,另一端接地。
7.根据权利要求4所述的抗干扰电路结构,其特征在于,所述接收器包括时钟端子,所述时钟线滤波电路包括时钟电感,所述时钟电感串联在所述时钟线上,所述时钟电感通过所述时钟线一端与所述处理器连接,另一端与所述时钟端子连接。
8.根据权利要求7所述的抗干扰电路结构,其特征在于,所述时钟滤波电路还包括与所述时钟线连接的时钟电容,所述时钟电容连接于所述处理器与所述时钟电感之间,所述时钟电容的一端与所述时钟线连接,另一端接地。
9.一种移动终端,其特征在于,包括:
电路板,所述电路板包括顶层、底层和至少一个中间层,所述顶层与所述底层相背,所述中间层位于所述顶层与所述底层之间;和
权利要求1-8任意一项所述的抗干扰电路结构,所述天线连接在所述底层,所述发射器连接在所述顶层;
所述中间层包括铺地层,所述铺地层形成有由导电材料覆盖的屏蔽区,所述屏蔽区与所述发射器的位置对应。
10.根据权利要求9所述的移动终端,其特征在于,所述中间层还包括走线层,所述走线层位于所述铺地层与所述顶层之间,所述发射器穿过所述顶层以与所述走线层电连接。
11.根据权利要求10所述的移动终端,其特征在于,所述铺地层与所述顶层之间仅由一个所述走线层间隔。
12.根据权利要求9所述的移动终端,其特征在于,所述中间层还包括至少一个位于所述底层与所述铺地层之间的连接层,所述连接层的与所述屏蔽区对应的区域由绝缘材料制成。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于OPPO广东移动通信有限公司,未经OPPO广东移动通信有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711183478.2/1.html,转载请声明来源钻瓜专利网。