[发明专利]对电子装置执行信号控制的装置及方法在审
| 申请号: | 201711152868.3 | 申请日: | 2015-03-05 |
| 公开(公告)号: | CN107885677A | 公开(公告)日: | 2018-04-06 |
| 发明(设计)人: | 陈尚斌;谢博伟 | 申请(专利权)人: | 联发科技股份有限公司 |
| 主分类号: | G06F13/16 | 分类号: | G06F13/16 |
| 代理公司: | 深圳市威世博知识产权代理事务所(普通合伙)44280 | 代理人: | 李庆波 |
| 地址: | 中国台湾新竹市*** | 国省代码: | 台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 电子 装置 执行 信号 控制 方法 | ||
1.一种对电子装置执行信号控制的装置,所述装置包括所述电子装置的至少一部分,其特征在于,所述装置包括:
多个时钟缓冲器对,其串联地电连接在一起并设置在所述电子装置的集成电路的特定电路中,其中,所述多个时钟缓冲器对中的每个时钟缓冲器对包括设置在不同方向上的两个时钟缓冲器,所述两个时钟缓冲器中的一个位于一条普通传输路径上,所述普通传输路径用于分配所述集成电路的基准时钟信号,所述两个时钟缓冲器中的另一个位于一条特殊传输路径上,所述特殊传输路径用以作为在所述特定电路的校准过程中毗邻所述普通传输路径的返回路径,且所述普通传输路径的末端作为所述特殊传输路径的起点;以及
相位检测器,耦接于所述多个时钟缓冲对,并设置在所述集成电路中,用以对从所述特殊传输路径获取的所述基准时钟信号执行相位检测,以根据所述基准时钟信号的分配时间校准所述特定电路。
2.如权利要求1所述的对电子装置执行信号控制的装置,其特征在于,所述装置还包括:
第一模拟延迟线,耦接于生成所述基准时钟信号的基准时钟源,并位于所述普通传输路径的起点,用以延迟所述基准时钟信号并输出延迟后的基准时钟信号至所述普通传输路径上的第一时钟缓冲器,其中,所述模拟延迟线的长度是根据在所述特定电路的校准过程中所述相位检测器的至少一次相位检测结果而调节,且所述至少一次相位检测结果是根据从所述基准时钟源直接获取的所述基准时钟信号来测量的;以及
第二模拟延迟线,耦接于所述相位检测器,并位于所述特殊传输路径的末端,用以延迟从位于所述特殊传输路径的最末端的时钟缓冲器获取的所述基准时钟信号。
3.如权利要求1所述的对电子装置执行信号控制的装置,其特征在于,所述装置还包括:
第一模拟延迟线,耦接于生成所述基准时钟信号的基准时钟源,并位于所述普通传输路径的起点,用以延迟所述基准时钟信号并输出延迟后的基准时钟信号至所述普通传输路径的第一时钟缓冲器,其中,所述模拟延迟线的长度是根据在所述特定电路的校准过程中所述相位检测其的至少一次相位检测结果而调节,且所述至少一次相位检测结果是根据与累加偏移码相关联的变化后的基准时钟信号来测量的;以及
第二模拟延迟线,耦接于所述相位检测器,并位于所述特殊传输路径的末端,用以延迟从位于所述特殊传输路径的最末端的时钟缓冲器获取的所述基准时钟信号。
4.如权利要求1所述的对电子装置执行信号控制的装置,其特征在于,所述装置还包括:
第一直接数字合成子模块,耦接于生成所述基准时钟信号的基准时钟源与所述普通传输路径的起点之间,用以对所述基准时钟信号执行直接数字合成操作以生成直接数字合成结果,并输出所述直接数字合成结果至所述普通传输路径的第一时钟缓冲器,其中,所述直接数字合成操作对应于在所述特定电路的校准过程中所述相位检测器的至少一次相位检测结果;
第二直接数字合成子模块,耦接于生成所述基准时钟信号的所述基准时钟源和所述相位检测器之间,用以对所述基准时钟执行另一直接数字合成操作,以生成另一直接数字合成结果并输出所述另一直接数字合成结果至所述相位检测器;以及
计算模块,耦接于所述第一直接数字合成子模块和所述相位检测器之间,用以根据所述至少一次相位检测结果进行计算,以生成至少一个计算结果,用于改变由所述第一直接数字合成子模块所执行的所述直接数字合成操作。
5.如权利要求1-4任一项所述的对电子装置执行信号控制的装置,其特征在于,所述特定电路至少包括存储接口电路。
6.一种对电子装置执行信号控制的方法,其特征在于,所述方法包括以下步骤:
利用多个时钟缓冲器对来传输所述电子装置的集成电路的基准时钟信号,所述多个时钟缓冲器对串联地电连接并设置在所述集成电路的特定电路中,其中,所述时钟缓冲器对中的每个时钟缓冲器对包括设置在不同方向上的两个时钟缓冲器,所述两个时钟缓冲器中的一个位于一条普通传输路径上,所述普通传输路径用以分配所述集成电路的所述基准时钟信号,所述两个时钟缓冲器中的另一个位于一条特殊传输路径上,所述特殊传输路径用以作为在所述特定电路的校准过程中毗邻于所述普通传输路径的返回路径,且所述普通传输路径的末端被用作所述特殊传输路径的起点;以及
利用所述集成电路中的相位检测器对从所述特殊传输路径获取的所述基准时钟信号执行相位检测,以根据所述基准时钟信号的分配时间校准所述特定电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711152868.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:虚拟机的迁移方法及装置
- 下一篇:数据批量加载方法及装置





