[发明专利]一种基于FVF控制的LDO电路在审
| 申请号: | 201710962629.8 | 申请日: | 2017-10-16 |
| 公开(公告)号: | CN107544613A | 公开(公告)日: | 2018-01-05 |
| 发明(设计)人: | 段志奎;王志敏;樊耘;于昕梅;陈建文;李学夔;王兴波;朱珍;王东 | 申请(专利权)人: | 佛山科学技术学院 |
| 主分类号: | G05F3/26 | 分类号: | G05F3/26 |
| 代理公司: | 广州嘉权专利商标事务所有限公司44205 | 代理人: | 朱继超 |
| 地址: | 528000 广*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 基于 fvf 控制 ldo 电路 | ||
1.一种基于FVF控制的LDO电路,其特征在于,包括:偏置电路(1)、FVF控制电路(2)、负载电路(3);
所述偏置电路(1)由:PMOS晶体管M1、M4、M6、M7、NMOS晶体管M2、M5、M8、电阻R1、R2构成,所述M1的栅极分别与所述M4、M6的栅极连接,所述M1的漏极与所述M2的漏极连接,所述M2的栅、漏极、所述M5的栅极汇集连接于第一偏置输出节点(a),所述M5的漏极与所述M4的漏极连接,所述M5的源极与所述R1的一端连接,所述M6的漏极与所述M7的源极连接,所述M7的栅、漏极、所述R2的一端汇集连接于第二偏置输出节点(b),所述R2的另一端分别与所述M8的栅、漏极连接,所述M2、M8的源极、R1的另一端分别对地GND连接,所述M1、M4、M6的源极分别与电源VDD连接,所述M1、M4、M6、M7的衬底分别与电源VDD连接,所述M2、M5、M8的衬底分别与地GND连接;
所述FVF控制电路(2)由:PMOS晶体管M9、MP、M10、M12,NMOS晶体管M11、M13构成,所述M9的漏、栅极、MP的栅极、M10的源极汇集连接于第一节点(A),所述M10的栅极、M12的漏极、所述M13漏极汇集连接于第二节点(B),所述MP的漏极、所述M12的源极汇集连接于第三节点(C),所述第三节点(C)与基于FVF控制的LDO电路的输出端(b1)连接,所述M13的栅极与所述M11的栅极连接,所述M11的漏极与所述M10的漏极连接,所述M11、M13的源极分别对地GND连接,所述M9、MP的源极分别与电源VDD连接,所述M9、MP、M10、M12的衬底分别与电源VDD连接,所述M11、M13的衬底分别对地GND连接;
所述负载电路(3)由电容CL、电阻RL构成,所述电容CL、电阻RL互相并接;
所述偏置电路(1)的第一偏置输出节点(a)分别与所述FVF控制电路(2)的M11、M13的栅极连接,所述偏置电路(1)的第二偏置输出节点(b)与所述FVF控制电路(2)的M12的栅极连接,所述负载电路(3)一端连接所述输出端(b1),另一端对地GND连接。
2.根据权利要1所述的一种基于FVF控制的LDO电路,其特征在于:还包括NMOS晶体管M3,所述M3的栅、源极分别与所述M1、M4的栅极、所述M4、M5的漏极连接,所述M3的源极与所述第一偏置输出节点(a)连接。
3.根据权利要1或2所述的一种基于FVF控制的LDO电路,其特征在于:所述PMOS晶体管MP为功率管。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于佛山科学技术学院,未经佛山科学技术学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710962629.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:机房管理系统及方法
- 下一篇:网络效能的测试系统与测试方法





