[发明专利]一种基于FPGA板卡的运算优化的方法、装置及系统在审

专利信息
申请号: 201710596210.5 申请日: 2017-07-20
公开(公告)号: CN107357206A 公开(公告)日: 2017-11-17
发明(设计)人: 王丽 申请(专利权)人: 郑州云海信息技术有限公司
主分类号: G05B19/042 分类号: G05B19/042
代理公司: 北京集佳知识产权代理有限公司11227 代理人: 罗满
地址: 450018 河南省郑州市*** 国省代码: 河南;41
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 fpga 板卡 运算 优化 方法 装置 系统
【权利要求书】:

1.一种基于FPGA板卡的运算优化的方法,其特征在于,所述方法包括:

接收由CPU发送的运算调用指令;

接收由所述CPU发送的数据,所述数据为对应于预先设置在FPGA板卡的核心运算的数据;

利用所述FPGA板卡中的芯片对所述数据进行运算,生成运算结果;

将所述运算结果发送至所述CPU。

2.根据权利要求1所述的方法,其特征在于,所述接收由所述CPU发送的数据包括:

将所述CPU发送的所述数据存储在所述FPGA板卡的全局内存中;

将所述数据从所述全局内存中转移到所述FPGA板卡中的所述芯片的片上内存中;

所述利用所述FPGA板卡中的芯片对所述数据进行运算,生成运算结果包括:

利用所述芯片从所述片上内存中读取所述数据并进行运算,生成所述运算结果。

3.根据权利要求2所述的方法,其特征在于,所述片上内存包括多个片上内存。

4.根据权利要求2所述的方法,其特征在于,在生成运算结果之后,所述方法进一步包括:

将所述运算结果存入所述全局内存;

所述将所述运算结果发送至所述CPU包括:

将所述运算结果通过所述全局内存发送至所述CPU。

5.一种基于FPGA板卡的运算优化的装置,其特征在于,所述装置包括:

指令接收模块:用于接收由CPU发送的运算调用指令;

数据接收模块:用于接收由所述CPU发送的数据,所述数据为对应于预先设置在FPGA板卡的核心运算的数据;

运算模块:用于利用所述FPGA板卡中的芯片对所述数据进行运算,生成运算结果;

发送模块:用于将所述运算结果发送至所述CPU。

6.根据权利要求5所述的装置,其特征在于,所述数据接收模块包括:

存储单元:用于将所述CPU发送的所述数据存储在所述FPGA板卡的全局内存中;

转移单元:用于将所述数据从所述全局内存中转移到所述FPGA板卡中的所述芯片的片上内存中;

所述运算模块具体用于:

利用所述芯片从所述片上内存中读取所述数据并进行运算,生成所述运算结果。

7.根据权利要求6所述的装置,其特征在于,所述转移单元具体用于:

将所述数据从所述全局内存中转移到所述FPGA板卡中的所述芯片的多个所述片上内存中;

所述运算模块具体用于:

利用所述芯片从多个所述片上内存中读取所述数据并进行运算,生成所述运算结果。

8.根据权利要求6所述的装置,其特征在于,所述装置进一步包括:

数据整合模块:用于将所述运算结果存入所述全局内存;

所述发送模块具体用于:

将所述运算结果通过所述全局内存发送至所述CPU。

9.一种基于FPGA板卡的运算优化的系统,其特征在于,所述系统包括多个节点,所述节点包括CPU和FPGA板卡,所述FPGA板卡包括如权利要求5至8任一项权利要求所述的装置。

10.根据权利要求9所述的系统,其特征在于,所述CPU与所述FPGA板卡之间通过PIC-E接口进行连接。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州云海信息技术有限公司,未经郑州云海信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201710596210.5/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top