[发明专利]一种基于嵌套状态机的嵌入式软件硬件化方法在审

专利信息
申请号: 201710593902.4 申请日: 2017-07-20
公开(公告)号: CN107451093A 公开(公告)日: 2017-12-08
发明(设计)人: 冯亮 申请(专利权)人: 上海北京大学微电子研究院
主分类号: G06F15/78 分类号: G06F15/78;G06F13/40
代理公司: 暂无信息 代理人: 暂无信息
地址: 201203 上海市浦东*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 嵌套 状态机 嵌入式 软件 硬件 方法
【权利要求书】:

1.一种基于嵌套状态机的嵌入式软件硬件化方法,其特征在于,包括:与嵌入式芯片片上外围模块相连的读写状态控制电路、与读写控制电路相连接的核心嵌套状态机电路、所述读写状态控制电路与所述核心嵌套状态机电路互相配合完成对所述嵌入式芯片片上外围模块的程序控制外围模块,所述读写状态控制电路的输入信号由所述核心嵌套状态机电路给出,通过多路选择器选择读出以及写入所述外围模块的特殊功能寄存器地址,并同时对所述外围模块进行读写使能。

2.根据权利要求1所述的一种基于嵌套状态机的嵌入式软件硬件化方法,其特征在于,所述读写状态控制电路的输入信号由所述核心嵌套状态机电路给出,读取某特定地址的所述特殊功能寄存器中数据后通过译码电路输入给所述核心嵌套状态机电路以进行所述外围模块相关状态的判断。

3.根据权利要求1所述的一种基于嵌套状态机的嵌入式软件硬件化方法,其特征在于,所述读写状态控制电路的输入信号由所述核心嵌套状态机电路给出,向某一地址特殊功能寄存器写入数据时,所述核心嵌套状态机电路的输出状态信号通过所述多路选择器同时选择所述特殊功能寄存器地址以及所需写入数据。

4.根据权利要求1所述的一种基于嵌套状态机的嵌入式软件硬件化方法,其特征在于,与所述读写控制电路相连接的核心嵌套状态机电路,主状态机的输入信号由子状态机以及读状态控制电路给入,通过输入到所述主状态机的子状态机输出状态以及所述主状态机当前状态进行逻辑判断跳转状态,所述主状态机的跳转状态输出给所述子状态机用于所述子状态机运行使能。

5.根据权利要求1所述的一种基于嵌套状态机的嵌入式软件硬件化方法,其特征在于,与所述读写控制电路相连接的核心嵌套状态机电路,子状态机的输入信号由主状态机分状态使能输出以及读控制电路的状态译码输出给入,用于判断跳转到下一主状态以及在当前子状态机中对读写控制电路进行控制。

6.根据权利要求1所述的一种基于嵌套状态机的嵌入式软件硬件化方法,其特征在于,所述多路选择器引入不参与输入逻辑判断以及不进行状态输出的空状态,使得当子状态机不被使能时当前状态不影响主状态机跳转以及再次使能子状态机时从子状态机起始状态开始跳转。

7.根据权利要求1所述的一种基于嵌套状态机的嵌入式软件硬件化方法,其特征在于,与读写控制电路相连接的核心嵌套状态机电路,根据所需要硬件化的软件操作复杂程度设置嵌套状态机层数,对于第一层状态的行为参照所述主状态机行为模型,其它各层参照所述子状态机行为模型。

8.根据权利要求1所述的一种基于嵌套状态机的嵌入式软件硬件化方法,其特征在于,基于嵌套状态机以及读写控制电路可同时控制的所述外围模块存在至少包括一个或一种。

9.根据权利要求1所述的一种基于嵌套状态机的嵌入式软件硬件化方法,其特征在于,所述嵌入式软件硬件化方法适用于外围模块的硬件功能扩展,扩展后的外围电路可用于处理器和运行内存构成的片上系统中。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海北京大学微电子研究院,未经上海北京大学微电子研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201710593902.4/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top