[发明专利]半导体器件及其存储器访问控制方法有效
申请号: | 201710343722.0 | 申请日: | 2017-05-16 |
公开(公告)号: | CN107402892B | 公开(公告)日: | 2023-06-27 |
发明(设计)人: | 望月诚二;松原胜重;今冈连;植田浩司;桥本亮司;加谷俊之 | 申请(专利权)人: | 瑞萨电子株式会社 |
主分类号: | G06F12/14 | 分类号: | G06F12/14 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 李辉;董典红 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体器件 及其 存储器 访问 控制 方法 | ||
1.一种半导体器件,包括:
主算术单元,被配置为执行程序;
子算术单元,被配置为执行由所述主算术单元执行的所述程序的一部分的处理;和
共享存储器,被配置为待由所述主算术单元和所述子算术单元访问,其中
所述子算术单元包括:
寄存器,被配置为存储访问允许范围地址值;
信息处理单元,被配置为根据从所述主算术单元提供的操作指令执行预定处理;和
存储器保护单元,被配置为在从所述信息处理单元向所述共享存储器发出的访问请求中,向所述共享存储器提供针对在所述访问允许范围地址值指定的访问允许范围内的地址的访问请求,并且阻止针对在所述访问允许范围地址值指定的访问允许范围之外的地址的访问请求;
其中所述访问允许范围地址值是从所述主算术单元提供的;并且
作为所述程序,所述主算术单元执行具有高可靠性的可靠性验证程序和具有比所述可靠性验证程序的可靠性低的可靠性的可靠性未验证程序,并且
通过所述可靠性验证程序来执行用于将所述访问允许范围地址值存储到所述子算术单元的所述寄存器中的处理。
2. 根据权利要求1所述的半导体器件,其中所述主算术单元在启动所述子算术单元之前执行用于将所述访问允许范围地址值存储到所述子算术单元的所述寄存器中的处理。
3. 根据权利要求1所述的半导体器件,其中
当所述存储器保护单元检测到针对所述访问允许范围地址值指定的所述访问允许范围之外的地址的访问请求时,所述存储器保护单元向所述主算术单元发送错误通知,并且
响应于所述错误通知,所述主算术单元执行以下中的至少一项作为中断处理:用于停止所述子算术单元的操作的处理,和用于停止使用所述子算术单元的程序的处理。
4.根据权利要求1所述的半导体器件,其中
所述子算术单元包括:
内部存储器,其存储器空间未被定义在由所述主算术单元使用的存储器空间中,从而仅所述子算术单元可以使用所述内部存储器;
重置控制电路,被配置为执行用于初始化所述寄存器、所述信息处理单元、所述存储器保护单元、所述内部存储器和所述共享存储器的初始化处理,以及
所述重置控制电路在所述子算术单元启动时和所述子算术单元的操作结束时执行所述初始化处理。
5.根据权利要求4所述的半导体器件,其中,所述重置控制电路不针对由所述主算术单元指定的所述访问允许范围内的特定访问允许范围执行所述初始化处理。
6.根据权利要求1所述的半导体器件,还包括:存储器管理单元,被配置为控制由所述主算术单元执行的每个程序的访问范围。
7.根据权利要求6所述的半导体器件,其中存储在所述子算术单元的所述寄存器中的所述访问允许范围地址值具有在所述存储器管理单元中针对使用所述子算术单元的程序所允许的存储器管理区域内的地址值。
8. 根据权利要求1所述的半导体器件,其中所述子算术单元包括:
参数读取单元,被配置为读取存储在所述共享存储器的所述访问允许范围内设置的参数设置区域中的操作参数;和
访问地址生成单元,被配置为基于从所述参数读取单元提供的所述操作参数来生成针对所述共享存储器的访问地址。
9. 根据权利要求1所述的半导体器件,其中所述共享存储器设置在与设置所述主算术单元和所述子算术单元的芯片不同的半导体芯片上。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞萨电子株式会社,未经瑞萨电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710343722.0/1.html,转载请声明来源钻瓜专利网。