[发明专利]集成电路系统和集成电路有效
申请号: | 201710107428.X | 申请日: | 2017-02-27 |
公开(公告)号: | CN107193765B | 公开(公告)日: | 2020-04-07 |
发明(设计)人: | 川上健太郎 | 申请(专利权)人: | 富士通株式会社 |
主分类号: | G06F13/20 | 分类号: | G06F13/20;G06F1/3234 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 陈炜;李德山 |
地址: | 日本神*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 集成电路 系统 | ||
1.一种集成电路系统,包括:
第一集成电路,所述第一集成电路具有多个第一I/O端口,并且所述第一集成电路在至少是活动模式或睡眠模式的操作模式下进行操作,所述多个第一I/O端口发送或接收基于针对所述多个第一I/O端口设置的第一信号模式的信号,在所述活动模式下针对多个第一I/O端口设置的第一信号模式在所述睡眠模式下保持不变;以及
第二集成电路,所述第二集成电路具有与所述多个第一I/O端口耦接的多个第二I/O端口,并且所述第二集成电路在至少是活动模式或睡眠模式的操作模式下进行操作,所述多个第二I/O端口发送或接收基于针对所述多个第二I/O端口设置的第二信号模式的信号,在所述活动模式下针对所述多个第二I/O端口设置的第二信号模式在所述睡眠模式下不被保持,并且所述多个第二I/O端口在所述睡眠模式下被置于浮空状态,其中,
所述第一集成电路从所述多个第一I/O端口中的一个第一I/O端口向所述第二集成电路发送用于指示所述第一集成电路的操作模式的第一通知信号,
所述第二集成电路从所述多个第二I/O端口中的一个第二I/O端口向所述第一集成电路发送用于指示所述第二集成电路的操作模式的第二通知信号,以及
响应于所接收的第二通知信号和所接收的第一通知信号,所述第一集成电路设置所述多个第一I/O端口的第一信号模式,并且所述第二集成电路设置所述多个第二I/O端口的第二信号模式,以抑制在所述第一I/O端口与所述第二I/O端口之间持续流动的恒定电流,并且抑制在所述第一I/O端口和所述第二I/O端口中的任一个I/O端口处流动的直通电流。
2.根据权利要求1所述的集成电路系统,其中,所述第一信号模式和所述第二信号模式包括推挽输出模式、推挽输入模式、上拉输入模式、下拉输入模式和高阻抗模式。
3.根据权利要求1或2所述的集成电路系统,其中,所述第一集成电路设置所述第一通知信号,使得当所述第一集成电路处于所述活动模式时所述第一通知信号指示所述活动模式,并且使得在所述第一集成电路在所述活动模式完成后向所述睡眠模式转换紧之前所述第一通知信号指示所述睡眠模式,以及所述第二集成电路设置所述第二通知信号,使得在所述第二集成电路在所述活动模式完成后向所述睡眠模式转换紧之前所述第二通知信号指示所述睡眠模式。
4.根据权利要求3所述的集成电路系统,其中,在所述第一集成电路在所述活动模式完成后向所述睡眠模式转换紧之前,所述第一集成电路进行设置,使得所述多个第一I/O端口中的用于发送所述第一通知信号的第一I/O端口被固定于指示所述睡眠模式的电压,使得所述多个第一I/O端口中的用于接收所述第二通知信号的第一I/O端口被置于输入状态并且被固定于指示所述睡眠模式的电压,并且使得所述多个第一I/O端口中的剩余的一个或更多个第一I/O端口被固定于预定电压。
5.根据权利要求4所述的集成电路系统,其中,在指示所述第一集成电路的睡眠模式的所述第一通知信号的接收期间,处于所述活动模式的所述第二集成电路将所述第二通知信号设置为指示所述睡眠模式的电压,以及在指示所述第一集成电路的活动模式的所述第一通知信号的接收期间,处于所述活动模式的所述第二集成电路将所述第二通知信号设置为指示所述活动模式的电压。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士通株式会社,未经富士通株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710107428.X/1.html,转载请声明来源钻瓜专利网。