[发明专利]一种扫描链测试装置及实现方法有效
申请号: | 201710001838.6 | 申请日: | 2017-01-03 |
公开(公告)号: | CN106707139B | 公开(公告)日: | 2019-06-04 |
发明(设计)人: | 刘小雷;赵红敏 | 申请(专利权)人: | 大唐微电子技术有限公司;大唐半导体设计有限公司 |
主分类号: | G01R31/28 | 分类号: | G01R31/28 |
代理公司: | 北京安信方达知识产权代理有限公司 11262 | 代理人: | 胡艳华;栗若木 |
地址: | 100094*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 扫描 测试 装置 实现 方法 | ||
1.一种扫描链测试装置,包括扫描链逻辑电路,其特征在于,还包括输入解密模块、输出加密模块、输入动态密钥模块和输出动态密钥模块,其中
所述输入解密模块用于对输入的加密数据进行解密,将解密后的数据输入至所述扫描链逻辑电路;
所述输出加密模块用于对所述扫描链逻辑电路的输出数据进行加密并输出;
所述输入动态密钥模块与输入解密模块相连,用于生成动态变化的第一动态密钥,将生成的所述第一动态密钥输入至所述输入解密模块,以使所述输入解密模块使用所述第一动态密钥对所述加密数据进行解密;
所述输出动态密钥模块与输出加密模块相连,用于生成动态变化的第二动态密钥,将生成的所述第二动态密钥输入至所述输出加密模块,以使所述输出加密模块使用所述第二动态密钥对所述扫描链逻辑电路的输出数据进行加密并输出。
2.如权利要求1所述的扫描链测试装置,其特征在于,
所述输入解密模块进一步用于采用对端口重映射进行逆运算和对异或进行逆运算的方式对输入的加密数据进行解密;
所述输出加密模块进一步用于采用异或和端口重映射的方式对所述扫描链逻辑电路的输出数据进行加密并输出。
3.如权利要求1所述的扫描链测试装置,其特征在于,
所述输入解密模块进一步用于在一个时钟周期内完成解密过程;
所述输出加密模块进一步用于在一个时钟周期内完成加密过程。
4.如权利要求1所述的扫描链测试装置,其特征在于,
所述输入动态密钥模块和输出动态密钥模块均包括:
两组寄存器和相应的组合电路,用于根据所述扫描链逻辑电路的复位信号使能寄存器内部初值后,时钟信号不断触发实现两组不整齐的乱序输出;
异或电路,用于将所述两组不整齐的乱序输出进行异或处理并相应地输出第一动态密钥或第二动态密钥。
5.一种扫描链测试的实现方法,包括:
对输入的加密数据进行解密;
将解密后的数据输入至扫描链逻辑电路进行测试;
对所述扫描链逻辑电路的输出数据进行加密并输出;
还包括:生成动态变化的第一动态密钥;
所述对输入的加密数据进行解密包括:使用所述第一动态密钥对所述加密数据进行解密;
所述实现方法还包括:生成动态变化的第二动态密钥;
所述对所述扫描链逻辑电路的输出数据进行加密并输出包括:使用所述第二动态密钥对所述扫描链逻辑电路的输出数据进行加密并输出。
6.如权利要求5所述的实现方法,其特征在于,
所述对输入的加密数据进行解密包括:采用对端口重映射进行逆运算和对异或进行逆运算的方式对输入的加密数据进行解密;
所述对所述扫描链逻辑电路的输出数据进行加密并输出包括:采用异或和端口重映射的方式对所述扫描链逻辑电路的输出数据进行加密并输出。
7.如权利要求5所述的实现方法,其特征在于,
所述对输入的加密数据进行解密的步骤中,在一个时钟周期内完成解密过程;
所述对所述扫描链逻辑电路的输出数据进行加密并输出的步骤中,在一个时钟周期内完成加密过程。
8.如权利要求5所述的实现方法,其特征在于,
所述生成动态变化的第一动态密钥包括:根据所述扫描链逻辑电路的复位信号使能内部初值后,触发时钟信号得到两组不整齐的乱序输出,作为第一乱序输出,将所述第一乱序输出进行异或处理得到动态变化的第一动态密钥;
所述生成动态变化的第二动态密钥包括:根据所述扫描链逻辑电路的复位信号使能内部初值后,触发时钟信号得到两组不整齐的乱序输出,作为第二乱序输出,将所述第二乱序输出进行异或处理得到动态变化的第二动态密钥。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于大唐微电子技术有限公司;大唐半导体设计有限公司,未经大唐微电子技术有限公司;大唐半导体设计有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710001838.6/1.html,转载请声明来源钻瓜专利网。