[发明专利]相位检测器、相位同步电路以及控制相位同步电路的方法有效
申请号: | 201680067984.2 | 申请日: | 2016-09-09 |
公开(公告)号: | CN108292923B | 公开(公告)日: | 2022-06-17 |
发明(设计)人: | 周志伟;增田贵志;丸子健一 | 申请(专利权)人: | 索尼半导体解决方案公司 |
主分类号: | H03L7/089 | 分类号: | H03L7/089;H03K5/26;H03L7/08;H04L7/033 |
代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 余刚;吴孟秋 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 相位 检测器 同步 电路 以及 控制 方法 | ||
本发明改进了设置有触发器的相位检测器的工作范围,并且接收电路的抖动容限增强。相位检测器包括保持单元和检测单元。在相位检测器中,保持单元保持输入信号与预定周期性信号同步。检测单元基于保持在保持单元中的信号来检测指定边沿和预定周期信号之间的相位差。指定边沿由控制信号指定,该控制信号指定输入信号的上升边沿和下降边沿中的一个作为指定边沿。
技术领域
本技术涉及相位检测器、相位同步电路和控制相位同步电路的方法。特别地,本技术涉及设置有触发器的相位检测器、相位同步电路和控制相位同步电路的方法。
背景技术
通常,在相位同步电路等中使用相位检测器来检测两个信号之间的相位差。在用于使数据信号和时钟信号同步的模拟相位同步电路中使用霍格(Hogge)相位检测器等(例如,参见非专利文献1)。Hogge相位检测器设置有一个触发器和一个异或(XOR)门。触发器与时钟信号同步地保持数据信号,异或门输出与时钟和数据之间的相位差对应的脉冲信号。
引用列表
非专利文献
非专利文献1:Behzad Razavi著,“Design of Integrated Circuits forOptical Communications”,(美国),Wiley,第294-303页。
发明内容
本发明要解决的问题
但是,上述相位检测器的XOR门很难输出数十皮秒(ps)量级的窄脉冲宽度。这导致以下问题:相位检测电路的工作范围受到限制,并且整个接收电路的抖动容限低。
考虑到这种情况,已经作出本技术,其目的是改善设置有触发器的相位检测器的工作范围,并且提高接收电路的抖动容限。
问题的解决方案
为了解决上述问题而做出了本技术,并且其第一方面是一种相位检测器,包括:保持单元,保持输入信号与预定周期信号同步;以及检测单元,基于保持单元保持的信号来检测指定边沿和预定周期信号之间的相位差,指定边沿由控制信号指定,控制信号指定输入信号的上升边沿和下降边沿的一个作为指定边沿。这产生了检测从输入信号的上升边沿和下降边沿中选择的指定边沿与周期信号之间的相位差的效果。
输入信号可以是数据信号,预定周期信号可以是时钟信号,并且预定周期信号的时钟速率可以等于输入信号的数据速率。这产生了检测数据信号与具有与数据速率相等的时钟速率的时钟信号之间的相位差的效果。
此外,在第一方面中,检测单元可以包括:选择单元,根据控制信号选择输入信号或通过反转输入信号而获得的反转信号,并且将所选择的信号作为内部信号提供;以及逻辑电路,基于保持单元中保持的信号来检测内部信号的上升边沿和下降边沿中的一个与预定周期信号之间的相位差;以及保持单元包括:前级触发器,与预定周期信号的上升边沿同步地保持并提供从选择单元提供的内部信号;以及后级触发器,与周期信号的下降边沿同步地保持并提供从前级触发器提供的内部信号。这产生了基于从输入信号和反转信号中选择的内部信号来检测相位差的效果。
此外,在第一方面中,逻辑电路可以包括:第一与非门,输出从前级触发器提供的内部信号与通过反转从后级触发器提供的内部信号而获得的信号的与非值;以及第二与非门,输出从选择单元提供的内部信号与通过反转从前级触发器提供的内部信号而获得的信号的与非值。这产生了输出内部信号的与非值的效果。
此外,在第一方面中,逻辑电路可以包括:第一或非门,输出保持在第一前级触发器中的内部信号与通过反转保持在后级触发器中的内部信号而获得的信号的或非值;以及第二或非门,输出从选择单元提供的内部信号与通过反转保持在前级触发器中的内部信号而获得的信号的或非值。这产生了输出内部信号的或非值的效果。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于索尼半导体解决方案公司,未经索尼半导体解决方案公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201680067984.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:感应装置以及相关的方法
- 下一篇:在高速串行总线上传达低速和高速并行比特流